JCET-SC (Singapore) Pte. Ltd

États‑Unis d’Amérique

Retour au propriétaire

1-100 de 1 544 pour JCET-SC (Singapore) Pte. Ltd et 1 filiale Trier par
Recheche Texte
Affiner par
Type PI
        Brevet 1 537
        Marque 7
Juridiction
        États-Unis 1 540
        Europe 3
        International 1
Propriétaire / Filiale
STATS ChipPAC Pte. Lte. 1 536
STATS ChipPAC Pte. Ltd. 78
Date
Nouveautés (dernières 4 semaines) 5
2025 février (MACJ) 2
2025 janvier 4
2024 décembre 6
2024 novembre 13
Voir plus
Classe IPC
H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide 439
H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements 409
H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition 376
H01L 23/498 - Connexions électriques sur des substrats isolants 286
H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives 272
Voir plus
Classe NICE
40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau 7
42 - Services scientifiques, technologiques et industriels, recherche et conception 6
Statut
En Instance 134
Enregistré / En vigueur 1 410
  1     2     3     ...     16        Prochaine page

1.

STATSChipPAC

      
Numéro d'application 1838905
Statut Enregistrée
Date de dépôt 2024-10-02
Date d'enregistrement 2024-10-02
Propriétaire Stats Chippac Pte. Ltd. (Singapour)
Classes de Nice  ?
  • 40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau
  • 42 - Services scientifiques, technologiques et industriels, recherche et conception

Produits et services

Custom assembly and custom manufacture of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, for others; providing technical information in the field of product manufacturing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, and technical consulting and manufacturing process consulting related thereto. Software engineering services; engineering and testing services in the field of assembly, packaging, encasing, and design of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, for others; engineering consulting services relating to testing, assembly, packaging encasing analysis, wafer probe, wafer sort, and design of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; providing facilities featuring equipment for others for testing electrical and electronic components, electrical semi-conductors, and semi-conductor chips or devices; development and establishment of testing specifications and procedures, including wafer sorting procedures, all for the purpose of testing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; final product quality testing services in the field of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; packaging design services for others in the field of packaging for electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; product research and development services relating to electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; providing scientific and technical information in the field of product design, product development, product engineering, and product testing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, and advice and consultation relating thereto.

2.

SEMICONDUCTOR DEVICES AND METHODS FOR FORMING THE SAME

      
Numéro d'application 18789713
Statut En instance
Date de dépôt 2024-07-31
Date de la première publication 2025-02-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Mingyu
  • Kim, Younggeun

Abrégé

A semiconductor device comprises: an interconnection substrate having a front side and a back side, wherein the interconnection substrate comprises interconnection structures extending between its front side and back side, and a bridge module embedded within the interconnection substrate and exposed from the back side of the interconnection substrate; a front side semiconductor component mounted at the front side of the interconnection substrate; two backside semiconductor components mounted at the back side of the interconnection substrate, wherein the two backside semiconductor components are electrically coupled to each other and electrically coupled to the front side semiconductor component; a backside encapsulant layer formed at the back side of the interconnection substrate and encapsulating the two backside semiconductor components, wherein the backside encapsulant layer comprises multiple sets of conductive pillars; and conductive bumps mounted at a back side of the backside encapsulant layer and electrically coupled to the interconnection substrate through conductive pillars.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/057 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base isolante qui sert de support pour le corps semi-conducteur les connexions étant parallèles à la base
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

3.

Semiconductor Device and Method of Integrating eWLB with E-bar Structures and RF Antenna Interposer

      
Numéro d'application 18357361
Statut En instance
Date de dépôt 2023-07-24
Date de la première publication 2025-01-30
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Hsieh, Ming-Che
  • Chua, Linda Pei Ee
  • Lin, Yaojian

Abrégé

A semiconductor device has an electrical component and a plurality of e-bar structures disposed adjacent to the electrical component. An antenna interposer is disposed over a first surface of the e-bar structures. A redistribution layer is formed over a second surface of the e-bar structures opposite the first surface of the e-bar structures. The redistribution layer has a conductive layer and an insulating layer formed over the conductive layer. An encapsulant is deposited over the electrical component. The antenna interposer has a first conductive layer, an insulating layer formed over the first conductive layer, and a second conductive layer formed over the insulating layer. The second conductive layer can be arranged as a plurality of islands or in a serpentine pattern.

Classes IPC  ?

  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes pour des dispositifs à circuit intégré
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

4.

METHODS FOR FORMING CONDUCTIVE STRUCTURES BETWEEN TWO SUBSTRATES

      
Numéro d'application 18765338
Statut En instance
Date de dépôt 2024-07-08
Date de la première publication 2025-01-16
Propriétaire STATS ChipPAC Pte. Ltd (Singapour)
Inventeur(s)
  • Son, Kirak
  • Jang, Junghwan
  • Ryu, Kyunghan
  • Kang, Myongsuk
  • Choi, Jaeseong
  • Yoon, Youngjoon

Abrégé

A method for forming conductive structures between two substrates is disclosed. The method comprises: forming a first patterned base layer and a second patterned base layer on a first substrate and a second substrate, wherein the first and second patterned base layers comprise through-holes; forming first and second metallic contact structures in the through holes of the first and second patterned base layer, wherein both the first and second metallic contact structures have front surfaces that are higher than respective front surfaces of the first and second patterned base layers; forming a first and a second patterned polymer layer on the respective front surfaces of the first and second patterned base layer, wherein the first and second metallic contact structures are exposed from and higher than respective front surfaces of the first and second patterned polymer layer; passivating the front surfaces of the first and second metallic contact structures; bonding the front surfaces of the first and second metallic contact structures with each other; and bonding the front surfaces of the first and second patterned polymer layers with each other after the front surfaces of the first and second metallic contact structures are bonded with each other.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

5.

Semiconductor Device and Method of Making Redistribution Layers with Intensive Pulsed Light Irradiation

      
Numéro d'application 18351300
Statut En instance
Date de dépôt 2023-07-12
Date de la première publication 2025-01-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate. An electrical component is disposed over the substrate. An encapsulant is deposited over the electrical component. A conductive layer is formed over the substrate opposite the electrical component after depositing the encapsulant. The conductive layer is deposited as a plurality of graphene-coated metal balls in a matrix. The conductive layer is sintered by intensive pulsed light (IPL) irradiation.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/324 - Traitement thermique pour modifier les propriétés des corps semi-conducteurs, p. ex. recuit, frittage
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

6.

Antenna-in-Package Devices and Methods of Making

      
Numéro d'application 18902287
Statut En instance
Date de dépôt 2024-09-30
Date de la première publication 2025-01-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Park, Kyounghee
  • Kim, Kyunghwan
  • Lee, Seunghyun
  • Park, Sangjun

Abrégé

A semiconductor device has a PCB with an antenna and a semiconductor package mounted onto the PCB. An epoxy molding compound bump is formed or disposed over the PCB opposite the semiconductor package. A first shielding layer is formed over the PCB. A second shielding layer is formed over the semiconductor package. A board-to-board (B2B) connector is disposed on the PCB or as part of the semiconductor package. A conductive bump is disposed between the semiconductor package and PCB.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01R 12/71 - Dispositifs de couplage pour circuits imprimés rigides ou structures similaires
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H05K 3/34 - Connexions soudées

7.

SEMICONDUCTOR PACKAGE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18739404
Statut En instance
Date de dépôt 2024-06-11
Date de la première publication 2024-12-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Jiseon
  • Maeng, Bumryul
  • Lee, Hyunkyu

Abrégé

A semiconductor package and a method for making the same are provided. The semiconductor package includes: a substrate having a lower substrate surface and an upper substrate surface; a first interposer attached on the upper substrate surface; at least one first electronic component mounted on and electronically connected with the first interposer; a second interposer disposed above the at least one first electronic component, wherein the second interposer has a concave portion and a protruding portion, the at least one first electronic component is accommodated in the concave portion, and the protruding portion is mounted on the upper substrate surface; and at least one second electronic component mounted on and electronically connected with the second interposer.

Classes IPC  ?

  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

8.

TWO-WAY OPTICAL SENSOR PACKAGE AND A METHOD FOR FORMING THE SAME

      
Numéro d'application 18746062
Statut En instance
Date de dépôt 2024-06-18
Date de la première publication 2024-12-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Maeng, Bumryul
  • Jung, Myungho

Abrégé

An optical sensor package comprises: a base substrate having a window; a first optical sensor mounted on a front surface of the base substrate, with its light receiving surface facing towards and aligned with the window; a first light-pervious encapsulant mold covering the light receiving surface of the first optical sensor; a first encapsulant layer formed on the front surface of the base substrate, wherein the first encapsulant layer comprises interlayer connects passing therethrough; an interposer mounted on the first encapsulant layer and electrically coupled to the base substrate through the interlayer connects of the first encapsulant layer; a second optical sensor mounted on a front surface of the interposer, with its light receiving surface facing away from the interposer; a second light-pervious encapsulant mold covering the light receiving surface of the second optical sensor; and a second encapsulant layer formed on the front surface of the interposer.

Classes IPC  ?

9.

Thermally Enhanced FCBGA Package

      
Numéro d'application 18816920
Statut En instance
Date de dépôt 2024-08-27
Date de la première publication 2024-12-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungoe
  • Braganca, Jr., Wagno Alves
  • Park, Dongsam

Abrégé

A semiconductor device has a heat spreader with an opening formed through the heat spreader. The heat spreader is disposed over a substrate with a semiconductor die disposed on the substrate in the opening. A thermally conductive material, e.g., adhesive or an elastomer plug, is disposed in the opening between the heat spreader and semiconductor die. A conductive layer is formed over the substrate, heat spreader, and thermally conductive material.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants

10.

Semiconductor Device and Method of Making an EMI Shield Using Intensive Pulsed Light Irradiation

      
Numéro d'application 18329871
Statut En instance
Date de dépôt 2023-06-06
Date de la première publication 2024-12-12
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate and an electrical component disposed over the substrate. An encapsulant is deposited over the electrical component. A shielding layer is formed over the encapsulant. The shielding layer includes a plurality of graphene-coated metal balls in a matrix. The shielding layer is sintered using intensive pulsed light (IPL) radiation.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/324 - Traitement thermique pour modifier les propriétés des corps semi-conducteurs, p. ex. recuit, frittage
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

11.

Semiconductor Device and Method of Making an Interconnect Bridge with Integrated Passive Devices

      
Numéro d'application 18325805
Statut En instance
Date de dépôt 2023-05-30
Date de la première publication 2024-12-05
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Yongtaek
  • Kim, Jaemyeong
  • Lee, Daae

Abrégé

A semiconductor device has a first substrate. A first semiconductor die and second semiconductor die are disposed over the substrate. An interconnect bridge is disposed over the first semiconductor die and second semiconductor die. The interconnect bridge has a second substrate. A conductive trace is formed over the second substrate. The conductive trace is electrically coupled from the first semiconductor die to the second semiconductor die. An IPD is also formed over the second substrate. The IPD is electrically coupled between the first semiconductor die and second semiconductor die. An encapsulant is deposited over the first substrate, first semiconductor die, second semiconductor die, and interconnect bridge.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/66 - Adaptations pour la haute fréquence

12.

SENSOR PACKAGE AND A METHOD FOR FORMING THE SAME

      
Numéro d'application 18673384
Statut En instance
Date de dépôt 2024-05-24
Date de la première publication 2024-12-05
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Maeng, Bumryul
  • Jung, Myungho
  • Lee, Heesoo

Abrégé

A method for forming a sensor package is disclosed. The method comprises: providing a sensor; forming an optical filter and a transparent mold on the sensor to form a sensor assembly; providing a substrate, wherein one or more connectors are attached on a front surface of the substrate; forming a first encapsulant layer on the front surface of the substrate, wherein the one or more connectors are exposed from the first encapsulant layer; disposing the sensor assembly on the first encapsulant layer; connecting the sensor with the one or more connectors; and forming a second encapsulant layer on the first encapsulant layer to cover the sensor assembly.

Classes IPC  ?

13.

Semiconductor Device and Method of Forming Channels in Encapsulant to Reduce Warpage in Reconstituted Wafer

      
Numéro d'application 18323594
Statut En instance
Date de dépôt 2023-05-25
Date de la première publication 2024-11-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Zuo, Jian
  • Lim, Lee Sun

Abrégé

A semiconductor device has a plurality of electrical components and an encapsulant deposited over the electrical components. A first saw street of the encapsulant separates a first electrical component from a second electrical component. A first channel is formed in a first surface of the encapsulant within the first saw street to reduce stress. A second channel is formed in a second surface of the encapsulant opposite the first surface and within the first saw street. A third channel is formed in the first surface of the encapsulant and within a second saw street of the encapsulant normal to the first saw street. An RDL is formed over the electrical components. The RDL has an insulating layer formed over the electrical component, and a conductive layer formed over the insulating layer. The insulating layer terminates prior to the first saw street.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • B23K 26/38 - Enlèvement de matière par perçage ou découpage
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

14.

OPTICAL SENSOR PACKAGE AND A METHOD FOR FORMING THE SAME

      
Numéro d'application 18668225
Statut En instance
Date de dépôt 2024-05-19
Date de la première publication 2024-11-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hyunkyu
  • Maeng, Bumryul
  • Lee, Jiseon

Abrégé

An optical sensor package is disclosed. The package comprises: a package substrate having a front surface and a back surface; an optical sensor mounted on the package substrate, wherein the optical sensor is encapsulated by a first light-pervious encapsulant mold; a light source mounted on the front surface of the package substrate, wherein the light source is encapsulated by a second light-pervious encapsulant mold; a central interposer mounted on the front surface of the package substrate via a support wall and between the optical sensor and the light source, wherein the central interposer and the support wall are light-impervious to prevent the light source from illuminating directly onto the optical sensor; and at least one electronic component mounted on the central interposer, wherein the at least one electronic component is electrically coupled to the optical sensor via a first interconnect that passes through the first light-pervious encapsulant mold.

Classes IPC  ?

15.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18646903
Statut En instance
Date de dépôt 2024-04-26
Date de la première publication 2024-11-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Jiseon
  • Maeng, Bumryul
  • Lee, Hyunkyu

Abrégé

A semiconductor device and a method for making the same are provided. The method includes: providing a package including: a substrate having a front substrate surface and a back substrate surface, wherein the substrate includes a plurality of singulation areas separating the substrate into a plurality substrate units; a plurality of first electronic components mounted on the front substrate surface and within the plurality substrate units, respectively; and an encapsulant formed on the front substrate surface and encapsulating the plurality of first electronic components; forming a plurality of trenches at the plurality of singulation areas, respectively, wherein each of the plurality of trenches has a first portion extending through the encapsulant and a second portion extending through the encapsulant and the substrate; and forming an EMI shield to cover the encapsulant and lateral surfaces of the plurality of substrate units exposed by the second portions of the plurality of trenches.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/14 - Supports, p. ex. substrats isolants non amovibles caractérisés par le matériau ou par ses propriétés électriques
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/528 - Configuration de la structure d'interconnexion

16.

ELECTRONIC PACKAGE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18661773
Statut En instance
Date de dépôt 2024-05-13
Date de la première publication 2024-11-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh
  • Kim, Woosoon

Abrégé

An electronic package is provided. The electronic package includes: a substrate comprising a substrate surface, and a first set of conductive patterns and a second set of conductive patterns on the substrate surface; at least one electronic component attached on the substrate surface and electrically connected to the second set of conductive patterns; an encapsulant layer encapsulating the at least one electronic component and exposing the first set of conductive patterns; and a shielding layer formed over the encapsulant layer and not over the first set of conductive patterns, wherein the shielding layer is formed of a conductive ink cured by ultraviolet light.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière

17.

SEMICONDUCTOR PACKAGE STACK AND A METHOD FOR FORMING THE SAME

      
Numéro d'application 18658966
Statut En instance
Date de dépôt 2024-05-08
Date de la première publication 2024-11-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Younggeun
  • Kim, Mingyu

Abrégé

A semiconductor package stack comprises: a base substrate having one or more sets of base conductive patterns on its front surface; an anisotropic conductive film formed on the front surface of the base substrate; one or more semiconductor packages disposed on the base substrate via the anisotropic conductive film, wherein each of the one or more semiconductor packages comprises package interconnect structures which have package conductive patterns exposed from a lateral surface of the semiconductor package; and wherein the package conductive patterns are aligned with base conductive patterns; and a vertical substrate disposed on the base substrate via the anisotropic conductive film, wherein the vertical substrate comprises vertical interconnect structures which have vertical conductive patterns exposed from a lateral surface of the vertical substrate; and wherein the vertical conductive patterns are aligned with base conductive patterns.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

18.

Semiconductor Device and Method of Forming Shielding Material Containing Conductive Spheres

      
Numéro d'application 18314571
Statut En instance
Date de dépôt 2023-05-09
Date de la première publication 2024-11-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A semiconductor device has a substrate and an electrical component disposed over the substrate. An encapsulant is deposited over the electrical component and substrate. A shielding material, containing a plurality of spheres embedded in a matrix, is formed on the encapsulant. The shielding material 144 can be formed by spray coating, printing, liquid flow, or droplets. The spheres can have a curved or angled shape, e.g., circular, oval, or many flat or curved surfaces joining as a globe. The spheres each have a shell formed over a core. The shell can be a conductive material, while the core is an insulating material. Alternatively, the shell can be an insulating material, while the core is a conductive material. The shielding material scatters electromagnetic interference noise waves by reflection off the shell of the spheres. The shielding material can absorb electromagnetic interference noise waves into the core of the spheres.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

19.

Semiconductor Device and Method of Forming Double-Sided Rectifying Antenna on Power Module

      
Numéro d'application 18314626
Statut En instance
Date de dépôt 2023-05-09
Date de la première publication 2024-11-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Quan, Chunhe
  • Lee, Jinyoung
  • Park, Hyungwoo

Abrégé

A semiconductor device has a substrate and a first electrical interconnect structure formed over a first surface of the substrate. A second electrical interconnect structure is formed over a second surface of the substrate. An electrical component is disposed over the first surface of the substrate or over the second surface of the substrate. A first antenna is formed over the first electrical interconnect structure. A second antenna is formed over the second electrical interconnect structure. The first electrical interconnect structure has an insulating material formed over the first surface of the substrate, and a conductive via formed through the insulating material. Alternatively, the first electrical interconnect structure has an insulating layer formed over the first surface of the substrate, a conductive layer formed over the insulating layer, and a conductive via formed through the insulating layer and conductive layer.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

20.

Semiconductor Device and Method of Making a Fan-Out Semiconductor Package with Pre-Assembled Passive Modules

      
Numéro d'application 18315098
Statut En instance
Date de dépôt 2023-05-10
Date de la première publication 2024-11-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chua, Linda Pei Ee
  • Fang, Ching Meng
  • Goh, Hin Hwa

Abrégé

A semiconductor device includes a plurality of electrical components. A first encapsulant is deposited over the plurality of electrical components to form a module. The module is disposed adjacent to a semiconductor die. A second encapsulant is deposited over the semiconductor die and module. A build-up interconnect structure is formed over the second encapsulant, module, and semiconductor die.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

21.

Semiconductor Device and Method of Making a Dual-Side Molded System-in-Package with Fine-Pitched Interconnects

      
Numéro d'application 18315964
Statut En instance
Date de dépôt 2023-05-11
Date de la première publication 2024-11-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Kim, Seongkuk
  • Kim, Sinjae
  • Heo, Seokbeom

Abrégé

A semiconductor device has a substrate. An electrical component is disposed over a first surface of the substrate. A solder paste is disposed over the first surface of the substrate. A conductive pillar is disposed on the solder paste. An encapsulant is deposited over the first surface of the substrate, the electrical component, and the conductive pillar. A solder bump is formed over the conductive pillar.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière

22.

SEMICONDUCTOR PACKAGE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18646853
Statut En instance
Date de dépôt 2024-04-26
Date de la première publication 2024-11-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Taewoo
  • Lee, Heesoo
  • Myung, Eunhee

Abrégé

A semiconductor package and a method for making the same are provided. The semiconductor package may include: a substrate having a first surface and a second surface opposite to the first surface; a first insulating layer disposed on the first surface of the substrate and having a first concave portion; a first semiconductor interposer disposed in the first concave portion of the first insulating layer, the first semiconductor interposer including a first semiconductor layer and a plurality of first wiring patterns formed on the first semiconductor layer; a first electronic component overlapping with a first portion of the first semiconductor interposer and electrically connected with the first wiring patterns of the first semiconductor interposer; and a second electronic component overlapping with a second portion of the first semiconductor interposer and electrically connected with the first wiring patterns of the first semiconductor interposer.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

23.

SEMICONDUCTOR PACKAGE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18650077
Statut En instance
Date de dépôt 2024-04-30
Date de la première publication 2024-11-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kwon, Ohyoung
  • Lee, Yongtaek
  • Hong, Seungman

Abrégé

A semiconductor package is provided. The semiconductor package includes: a substrate having a substrate surface, wherein the substrate includes conductive patterns on the substrate surface; a first semiconductor die attached onto the substrate surface; a heat spreader mounted over and thermally coupled to the first semiconductor die, wherein the heat spreader includes an overhanging portion that extends laterally beyond the first semiconductor die; at least one second semiconductor die attached onto the spreader bottom surface of the overhanging portion and beneath the overhanging portion of the heat spreader, wherein the at least one second semiconductor die is thermally coupled to the overhanging portion of the heat spreader, and is electrically coupled to at least one of the conductive patterns of the substrate; and an encapsulant layer for encapsulating the first semiconductor die, the at least one second semiconductor die, the heat spreader and the conductive patterns on the substrate surface.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/42 - Choix ou disposition de matériaux de remplissage ou de pièces auxiliaires dans le conteneur pour faciliter le chauffage ou le refroidissement
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

24.

ELECTRONIC PACKAGE AND A PACKAGING METHOD

      
Numéro d'application 18655254
Statut En instance
Date de dépôt 2024-05-04
Date de la première publication 2024-11-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Myungho
  • Maeng, Bumryul

Abrégé

An electronic package and a packaging method are provided. The packaging method comprises: forming on a carrier film a first photoresist pattern having multiple sets of first openings; filling in the multiple sets of first openings of the first photoresist pattern with a solder material to form multiple sets of solder bumps; forming on the first photoresist pattern a second photoresist pattern having multiple second openings each exposing a set of the sets of solder bumps; attaching one or more electronic components to the set of solder bumps in each of the second openings; filling in the second openings of the second photoresist pattern with an encapsulant material to form an encapsulant layer that at least partially encapsulates the one or more electronic components in each of the second openings; and removing the second photoresist pattern from the carrier film to form multiple electronic packages.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

25.

Semiconductor Device and Method of Controlling Distribution of Liquid Metal TIM Using Lid Structure

      
Numéro d'application 18311473
Statut En instance
Date de dépôt 2023-05-03
Date de la première publication 2024-11-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Jongchan
  • Kim, Youngmin
  • Lee, Taekeun

Abrégé

A semiconductor device has an electrical component and a heat sink disposed over the electrical component. The heat sink has a cover with a wall extending from the cover forming a pocket around a perimeter of the electrical component. The heat sink also has a horizontal step, and a riser extending from the horizontal step to the cover. The wall extends from the cover to form the pocket. A TIM is disposed between the cover and a surface of the electrical component. The TIM can be liquid metal. The heat sink is pressed onto the TIM under force and heat to distribute the TIM between the cover and surface of the electrical component. The TIM remains contained within the pocket by the wall. The wall or cover can have a vent hole. The TIM may extend over a side surface of the electrical component.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/42 - Choix ou disposition de matériaux de remplissage ou de pièces auxiliaires dans le conteneur pour faciliter le chauffage ou le refroidissement

26.

SENSOR PACKAGE AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18646867
Statut En instance
Date de dépôt 2024-04-26
Date de la première publication 2024-10-31
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Myungho
  • Maeng, Bumryul

Abrégé

A method for forming a sensor package, comprising: providing a substrate, wherein one or more connectors are attached onto a front side of the substrate; forming an encapsulant layer on the front side of the substrate, wherein the one or more connectors are exposed from the encapsulant layer; forming a sacrificial layer on the encapsulant layer, wherein a periphery of the sacrificial layer is smaller than a periphery of the encapsulant layer, and wherein the sacrificial layer is molded as including a base portion, a step portion with a periphery smaller than a periphery of the base portion, and at least one extrusion portion on the base portion; applying an encapsulant material surrounding the base portion of the sacrificial layer, to enlarge the encapsulant layer; removing the sacrificial layer from the encapsulant layer, to form a cavity corresponding to the step portion and the base portion of the sacrificial layer, and to form at least one hole corresponding to the at least one extrusion portion on the enlarged encapsulant layer; positioning a sensor within the cavity and connecting the sensor to the one or more connectors; and attaching a cap onto the enlarged encapsulant layer to cover the cavity.

Classes IPC  ?

  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • G01S 7/481 - Caractéristiques de structure, p. ex. agencements d'éléments optiques
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

27.

SEMICONDUCTOR DEVICE AND A METHOD FOR FORMING A SEMICONDUCTOR DEVICE

      
Numéro d'application 18638733
Statut En instance
Date de dépôt 2024-04-18
Date de la première publication 2024-10-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungeun
  • Choi, Haengcheol
  • Woo, Youngjin
  • Kim, Hyunkyum

Abrégé

A semiconductor device comprises: a substrate having a set of conductive patterns; a semiconductor die mounted on the substrate, wherein the semiconductor die has on its top surface a set of bonding pads; and a conductive bar assembly for electrically connecting the set of conductive patterns of the substrate with the set of bonding pads of the semiconductor die, wherein the conductive bar assembly comprises: an insulating body; and a set of conductive bars extending within the insulating body, wherein the set of conductive bars have a set of first ends exposed from a first surface of the insulating body to be electrically connected to the set of conductive patterns of the substrate and a set of second ends exposed from a second surface of the insulating body to be electrically connected to the set of bonding pads of the semiconductor die.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

28.

Semiconductor Device and Methods of Making and Using an Enhanced Carrier to Reduce Electrostatic Discharge

      
Numéro d'application 18304641
Statut En instance
Date de dépôt 2023-04-21
Date de la première publication 2024-10-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Han, Moonsu
  • Kim, Youngjun
  • Kim, Dongchae
  • Jung, Ilhan
  • Lee, Cheolsoo

Abrégé

A semiconductor device is made with a boat carrier including stainless steel. A Polytetrafluoroethylene (PTFE) layer is formed over the boat carrier. A semiconductor package substrate is disposed over the boat carrier. A manufacturing step is performed on the semiconductor package substrate. An electrostatic discharge (ESD) is imparted on the boat carrier during the manufacturing step. The semiconductor package substrate is protected from the ESD by the PTFE layer.

Classes IPC  ?

  • H01L 21/673 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants utilisant des supports spécialement adaptés
  • B32B 15/18 - Produits stratifiés composés essentiellement de métal comportant du fer ou de l'acier
  • B32B 38/00 - Opérations auxiliaires liées aux procédés de stratification
  • C09D 127/18 - Homopolymères ou copolymères du tétrafluoro-éthylène
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

29.

Semiconductor Device and Method of Forming Stress Relief Vias in Multi-Layer RDL

      
Numéro d'application 18302503
Statut En instance
Date de dépôt 2023-04-18
Date de la première publication 2024-10-24
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Ooi, Peik Eng
  • Lai, Gai Leong

Abrégé

A semiconductor device has a substrate and a first RDL formed over the substrate. A second RDL is formed over the first RDL with a first conductive via electrically connecting the first RDL and second RDL and a first opening formed in the second RDL around the first conductive via for stress relief. The first opening formed in the second RDL can have a semi-circle shape or a plurality of semi-circles or segments. A third RDL is formed over the second RDL with a second conductive via electrically connecting the second RDL and third RDL and a second opening formed in the third RDL around the second conductive via for stress relief. The first opening is offset from the second opening. A plurality of first openings can be formed around the first conductive via for stress relief, each offset from one another.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

30.

SELECTIVE STENCIL MASK AND A STENCIL PRINTING METHOD

      
Numéro d'application 18619148
Statut En instance
Date de dépôt 2024-03-27
Date de la première publication 2024-10-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Hyunseok
  • Koo, Kyowang
  • Kim, Seongkuk
  • Heo, Seokbeom

Abrégé

A selective stencil mask and a stencil printing method are provided. The stencil mask is for printing a fluid material onto a substrate, and comprises: a stencil member comprising: at least one printing region each having an array of apertures that allow the fluid material to flow therethrough and deposit onto the substrate; and a blocking region configured to prevent the fluid material from flowing therethrough; and a supporting member attached to the stencil member and configured to, when the stencil mask is placed on the substrate, contact the substrate and create a gap between the stencil member and the substrate.

Classes IPC  ?

  • B41N 1/24 - StencilsMatériaux pour stencilsSupports à cet effet
  • B23K 1/00 - Brasage ou débrasage
  • B23K 1/20 - Traitement préalable des pièces ou des surfaces destinées à être brasées, p. ex. en vue d'un revêtement galvanique
  • B23K 101/40 - Dispositifs semi-conducteurs
  • B41C 1/14 - Préparation de la forme ou du cliché pour l'impression au stencil ou à l'écran de soie
  • B41M 1/12 - Impression au stencilImpression à trame de soie
  • B41M 1/26 - Impression sur d'autres surfaces que le papier ordinaire
  • G03F 7/00 - Production par voie photomécanique, p. ex. photolithographique, de surfaces texturées, p. ex. surfaces impriméesMatériaux à cet effet, p. ex. comportant des photoréservesAppareillages spécialement adaptés à cet effet
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

31.

METHOD FOR FORMING A SHIELDING LAYER OVER A SEMICONDUCTOR PACKAGE WITH REDUCED METAL BURRS

      
Numéro d'application 18633538
Statut En instance
Date de dépôt 2024-04-12
Date de la première publication 2024-10-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee

Abrégé

A method for forming a shielding layer over a semiconductor package is provided. The method comprises: providing a jig having a metal frame and a carrier tape attached onto the metal frame via an adhesive layer; forming an opening through the adhesive layer and the carrier tape; disposing a semiconductor package on the jig over the opening such that the semiconductor package is supported on and attached to the carrier tape via the adhesive layer; forming a groove in the adhesive layer and around the opening by isotropic etching; forming a shielding layer over the semiconductor package and the jig; and removing the semiconductor package with the shielding layer from the jig.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

32.

DEVICE FOR HOLDING A PACKAGE SUBSTRATE WITH REDUCED WARPAGE

      
Numéro d'application 18636304
Statut En instance
Date de dépôt 2024-04-16
Date de la première publication 2024-10-17
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Jongchan
  • Kim, Youngmin
  • Lee, Gilho
  • Kim, Hyeongkwan
  • Lee, Taekeun

Abrégé

A device for holding a package substrate is provided. The device comprises: a lower jig comprising a base material, and magnets embedded within the base material; and an upper jig comprising a frame and a grid pattern inside the frame, wherein the frame has a skirt portion that defines a gap between the lower jig and the grid pattern to accommodate the package substrate, and wherein the grid pattern is attractable by the magnets such that when the upper jig is placed on the lower jig to accommodate the package substrate the grid pattern is in contact with the package substrate to apply a pressure to the package substrate due to a magnetic interaction between the magnets and the grid pattern.

Classes IPC  ?

  • H01L 21/687 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension en utilisant des moyens mécaniques, p. ex. mandrins, pièces de serrage, pinces
  • H01L 21/68 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le positionnement, l'orientation ou l'alignement

33.

PARTIALLY SHIELDED SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18605842
Statut En instance
Date de dépôt 2024-03-15
Date de la première publication 2024-10-10
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A partially shielded semiconductor device and a method for making the same are provided. The method may include: providing a package including: a substrate; an electronic component mounted on the substrate; an encapsulant formed on the substrate and encapsulating the electronic component; and a coating layer formed on the substrate and adjacent to the encapsulant; performing a laser hatching process on the encapsulant and a portion of the coating layer adjacent to the encapsulant to remove the portion of the coating layer to form a trench between the encapsulant and the coating layer; and electroless-plating a conductive material to cover the encapsulant and fill the trench between the encapsulant and the coating layer.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

34.

Semiconductor Device and Method of Forming High Crystal Quality Magnetic Layer for Shielding of Low Frequency Magnetic Fields

      
Numéro d'application 18193894
Statut En instance
Date de dépôt 2023-03-31
Date de la première publication 2024-10-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee

Abrégé

A semiconductor device has a substrate and an electrical component disposed over the substrate. An encapsulant is deposited over the electrical component and substrate. A magnetic film material is formed over the encapsulant. The magnetic film material may extend down a side surface of the semiconductor device. The magnetic film material is subject to laser spike annealing in a magnetic field. A shielding layer is formed over the magnetic film material. The laser spike annealing of the magnetic film material in the magnetic field can be done after forming the shielding layer. The shielding layer may extend down a side surface of the semiconductor device. A first magnet is disposed on a first side of the semiconductor device. A second magnet is disposed on a second side of the semiconductor device opposite the first side of the semiconductor device.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants

35.

Semiconductor Device and Method of Forming Interconnect Structure with Graphene Core Shells for 3D Stacking Package

      
Numéro d'application 18193942
Statut En instance
Date de dépôt 2023-03-31
Date de la première publication 2024-10-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate and a first electrical component disposed over the substrate. A first encapsulant is deposited over the first electrical component and substrate. An interconnect structure including a graphene core shell is formed over or through the first encapsulant. The graphene core shell has a copper core or silver core. The interconnect structure has a plurality of cores covered by graphene and the graphene is interconnected within the interconnect structure to form an electrical path. The interconnect structure has thermoset material or polymer or composite epoxy type matrix and the graphene core shell is embedded within the thermoset material or polymer or composite epoxy type matrix. A second electrical component is disposed over the first encapsulant. A second encapsulant is deposited over the second electrical component. A shielding layer is formed over the second encapsulant. The shielding layer can have a graphene core shell.

Classes IPC  ?

  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

36.

METHOD FOR FORMING A SHIELDING LAYER ON A SEMICONDUCTOR DEVICE

      
Numéro d'application 18603185
Statut En instance
Date de dépôt 2024-03-12
Date de la première publication 2024-10-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Moon, Jisik
  • Koo, Kyowang
  • Park, Hyunseok

Abrégé

A method for forming a shielding layer to a semiconductor device, wherein the semiconductor device comprises a substrate, one or more electronic components on a front surface of the substrate, an encapsulant layer on the front surface of the substrate that covers the one or more electronic components and one or more connectors on a back surface of the substrate, the method comprising: applying a coating layer onto the back surface of the substrate to cover the one or more connectors; attaching the coating layer onto a tape to load the semiconductor device to the tape, wherein the attachment between the coating layer and the tape is stronger than the attachment between the coating layer and the back surface of the substrate as well as the one or more connectors; forming the shielding layer onto the encapsulant layer to cover the one or more electronic components; and unloading the semiconductor device from the tape, wherein the coating layer is left on the tape.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

37.

INTEGRATED PACKAGE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18605841
Statut En instance
Date de dépôt 2024-03-15
Date de la première publication 2024-10-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

An integrated package and a method for making the same are provided. The integrated package may include: a substate; a first electronic component mounted on the substrate; a first dielectric layer formed on the substrate and covering the first electric component, wherein the dielectric layer is made of photo imageable dielectric material; a first redistribution layer formed in the first dielectric layer, wherein the first redistribution layer includes a first vertical portion running through the first dielectric layer and a first lateral portion formed on a top surface of the first dielectric layer; a second electronic component mounted above the first dielectric layer and coupled with the lateral portion of the first redistribution layer; and a second dielectric layer formed above the first dielectric layer and covering the second electronic component.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/32 - Traitement des corps semi-conducteurs en utilisant des procédés ou des appareils non couverts par les groupes pour former des couches isolantes en surface, p. ex. pour masquer ou en utilisant des techniques photolithographiquesPost-traitement de ces couchesEmploi de matériaux spécifiés pour ces couches en utilisant des masques
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

38.

System and Method of Providing FOUP or Cassette Supporting Structure for Handling Various Size or Shape Wafers and Panels

      
Numéro d'application 18193820
Statut En instance
Date de dépôt 2023-03-31
Date de la première publication 2024-10-03
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Yang, Danfeng
  • Xu, Songhua

Abrégé

A front opening unified pod has a housing and a plurality of horizontal support members disposed within the housing and adapted to accommodate a plurality of semiconductor wafers or panels. The plurality of semiconductor wafers or panels have a different size or shape, such as circular and rectangular. A first one of the plurality of horizontal support members has a wing to support the plurality of different size or shape semiconductor wafers or panels. The plurality of horizontal support members has a first side horizontal support member, a second side horizontal support member, and a center horizontal support member disposed between the first side horizontal support member and the second side horizontal support member. The plurality of horizontal support members is insertable into the housing. One or more of the plurality of horizontal support members has an opening for laser identification.

Classes IPC  ?

  • H01L 21/673 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants utilisant des supports spécialement adaptés

39.

Semiconductor Device and Method of Partial Shielding with Embedded Graphene Core Shells

      
Numéro d'application 18188720
Statut En instance
Date de dépôt 2023-03-23
Date de la première publication 2024-09-26
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kim, Heeyoun

Abrégé

A semiconductor device has a substrate and an electrical component disposed over the substrate. A first encapsulant is deposited over the electrical component and substrate. A first shielding layer with a graphene core shell is formed on a surface of the first encapsulant. A second encapsulant is deposited over the first encapsulant and first shielding layer. A second shielding layer is formed over the second encapsulant. The first shielding layer is formed at least partially in an opening of the first encapsulant. The graphene core shell has a copper core. The first shielding layer has a plurality of cores covered by graphene and the graphene is interconnected within the first shielding layer to form an electrical path. The electrical path dissipates any charge incident on shielding layer, such as an ESD event, to reduce or inhibit the effects of EMI, RFI, and other inter-device interference.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/66 - Adaptations pour la haute fréquence

40.

Semiconductor Device and Method of Forming Fine Pitch Conductive Posts with Graphene-Coated Cores

      
Numéro d'application 18184649
Statut En instance
Date de dépôt 2023-03-15
Date de la première publication 2024-09-19
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Lee, Seunghyun

Abrégé

A semiconductor device has a substrate and an electrical component disposed over a first surface of the substrate. A first encapsulant is deposited over the first surface of the substrate. A second encapsulant is deposited over a second surface of the substrate with a via formed in the second encapsulant. A conductive material containing a graphene core shell is deposited in the via in the second encapsulant to form a conductive post. The graphene core shell can have a copper core with a graphene coating formed over the copper core. The conductive material has a matrix to embed the graphene core shell. The conductive material can have a plurality of cores covered by graphene and the graphene is interconnected within the conductive material to form an electrical path. The conductive material can have thermoset material or polymer or composite epoxy type matrix to embed the graphene core shell.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

41.

SEMICONDUCTOR PACKAGE WITH IMPROVED SPACE UTILIZATION AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18582697
Statut En instance
Date de dépôt 2024-02-21
Date de la première publication 2024-08-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Gwang
  • Lee, Hunteak

Abrégé

A semiconductor package comprises: a package substrate comprising: a first portion comprising a first conductive pattern extending therewithin having a first thickness; and a second portion comprising a second conductive pattern extending therewithin having a second thickness smaller than the first thickness; at least one electronic component mounted on the second portion and electrically coupled to the second conductive pattern; an encapsulant layer formed on the second portion of the package substrate and covering the at least one electronic component, wherein the encapsulant layer comprises a cavity region; a connector assembly formed within the cavity region of the encapsulant layer and electrically coupled to the second conductive pattern, wherein the connector assembly is exposed from the encapsulant layer to allow for electrical connection with an external device; and a partial shielding layer formed on at least regions other than the cavity region of the encapsulant layer.

Classes IPC  ?

  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p. ex. écrans Faraday
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

42.

Semiconductor Device and Method of Coating a Semiconductor Wafer with High Viscosity Liquid Photoresist Using N2 Purge

      
Numéro d'application 18644515
Statut En instance
Date de dépôt 2024-04-24
Date de la première publication 2024-08-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Nam, Giwoong
  • Jang, Junghwan
  • Hwang, Inhee
  • Choi, Taekyu
  • Park, Sanghyun

Abrégé

A semiconductor manufacturing device has an outer cup and inner cup with a wafer suction mount disposed within the outer cup. A photoresist material is applied to a first surface of a semiconductor wafer disposed on the wafer suction mount while rotating at a first speed. A gas port is disposed on the inner cup for dispensing a gas oriented toward a bottom side of the semiconductor wafer. The gas port purges a second surface of the semiconductor wafer with a gas to remove contamination. The second surface of the semiconductor wafer is rinsed while purging with the gas. The gas can be a stable or inert gas, such as nitrogen. The contamination is removed from the second surface of the semiconductor wafer through an outlet between the inner cup and outer cup. The semiconductor wafer rotates at a second greater speed after discontinuing purge with the gas.

Classes IPC  ?

  • G03F 7/16 - Procédés de couchageAppareillages à cet effet
  • B05C 11/06 - Appareils pour étaler ou répartir des liquides ou d'autres matériaux fluides déjà appliqués sur une surfaceRéglage de l'épaisseur du revêtement comportant un soufflage de gaz ou vapeur
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives

43.

Semiconductor Device with Compartment Shield Formed from Metal Bars and Manufacturing Method Thereof

      
Numéro d'application 18635819
Statut En instance
Date de dépôt 2024-04-15
Date de la première publication 2024-08-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongkook
  • Koo, Kyowang
  • Kim, Heeyoun
  • Kim, Seongkuk

Abrégé

A semiconductor device has a substrate and first and second electrical component disposed over the substrate. A first metal bar is disposed over the substrate between the first electrical component and second electrical component. The first metal bar is formed by disposing a mask over a carrier. An opening is formed in the mask and a metal layer is sputtered over the mask. The mask is removed to leave the metal layer within the opening as the first metal bar. The first metal bar can be stored in a tape-and-reel.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes ou
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

44.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18414500
Statut En instance
Date de dépôt 2024-01-17
Date de la première publication 2024-07-25
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh
  • Lee, Heesoo

Abrégé

A method for making a semiconductor device is provided. The method includes: providing a semiconductor assembly comprising a first semiconductor die and a second semiconductor die, wherein a first interconnection structure is electrically coupled to the first semiconductor die and a second interconnection structure is electrically coupled to the second semiconductor die; depositing an encapsulant layer over the semiconductor assembly to encapsulate the first interconnection structure and the second interconnection structure, wherein the encapsulant layer comprises an additive activatable by laser; forming an interconnection channel in the encapsulant layer and activating the additive of the encapsulant layer in the interconnection channel as a seed layer by laser patterning, wherein the interconnection channel exposes and interconnects the first and the second interconnection structures; forming a conductive layer in the interconnection channel of the encapsulant layer; and forming an outer layer on the encapsulant layer to cover the conductive layer.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

45.

METHOD FOR MAKING A SEMICONDUCTOR DEVICE USING A DOUBLE SIDE MOLDING TECHNOLOGY

      
Numéro d'application 18395641
Statut En instance
Date de dépôt 2023-12-25
Date de la première publication 2024-07-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kwon, Jieun
  • Koo, Kyowang
  • Kim, Hyunyoung
  • Yoo, Soobin

Abrégé

A method for making a semiconductor device using a double side molding technology is provided. The method includes: providing a substrate having a first surface and a second surface opposite to the first surface, wherein the second surface of the substrate is uneven; forming a coating on the second surface of the substrate such that a first surface of the coating, which is facing away from the second surface of the substrate, is even; mounting a first electronic component on the first surface of the substrate; and forming a first encapsulant on the first surface of the substrate to cover the first electronic component.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants

46.

Semiconductor Device and Method of Forming RDL with Graphene-Coated Core

      
Numéro d'application 18150567
Statut En instance
Date de dépôt 2023-01-05
Date de la première publication 2024-07-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Park, Hyunseok
  • Koo, Kyowang
  • Kim, Sinjae

Abrégé

A semiconductor device has a one-layer interconnect substrate and electrical component disposed over a first surface of the interconnect substrate. The electrical components can be discrete electrical devices, IPDs, semiconductor die, semiconductor packages, surface mount devices, and RF components. An RDL with a graphene core shell is formed over a second surface of the interconnect substrate. The graphene core shell has a copper core and a graphene coating formed over the copper core. The RDL further has a matrix to embed the graphene core shell. The graphene core shells through RDL form an electrical path. The RDL can be thermoset material or polymer or composite epoxy type matrix. The graphene core shell is embedded within the thermoset material or polymer or composite epoxy type matrix. The RDL with graphene core shell is useful for electrical conductivity and electrical interconnect within an SIP.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

47.

Semiconductor Device and Method of Making a Semiconductor Package with Graphene-Coated Interconnects

      
Numéro d'application 18150634
Statut En instance
Date de dépôt 2023-01-05
Date de la première publication 2024-07-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Myung, Eunhee

Abrégé

A semiconductor device includes a first substrate and a second substrate. A graphene-coated interconnect is disposed between the first substrate and second substrate. A semiconductor die is disposed between the first substrate and second substrate. The first substrate is electrically coupled to the second substrate through the graphene-coated interconnect. An encapsulant is deposited between the first substrate and second substrate.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

48.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18395626
Statut En instance
Date de dépôt 2023-12-25
Date de la première publication 2024-07-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kwon, Omin

Abrégé

A semiconductor device and a method for making the same are provided. The method includes: providing a substrate having a first surface and a second surface opposite to the first surface, wherein a plurality of conductive pillars are formed on the second surface of the substrate; forming a polyimide layer on the second surface of the substrate to cover the plurality of conductive pillars; mounting a first electronic component on the first surface of the substrate; and forming a first encapsulant on the first surface of the substrate to cover the first electronic component.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

49.

Semiconductor Device and Method of Forming Vertical Interconnect Structure for POP Module

      
Numéro d'application 18599304
Statut En instance
Date de dépôt 2024-03-08
Date de la première publication 2024-06-27
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jang, Junghwan
  • Nam, Giwoong
  • Kang, Myongsuk

Abrégé

A semiconductor device has a substrate and a first light sensitive material formed over the substrate. A plurality of first conductive posts is formed over the substrate by patterning the first light sensitive material and filling the pattern with a conductive material. A plurality of electrical contacts is formed over the substrate and the conductive posts are formed over the electrical contacts. A first electric component is disposed over the substrate between the first conductive posts. A plurality of second conductive posts is formed over the first electrical component by patterning a second light sensitive material and filling the pattern with conductive material. A first encapsulant is deposited over the first electrical component and conductive posts. A portion of the first encapsulant is removed to expose the first conductive posts. A second electrical component is disposed over the first electrical component and covered with a second encapsulant.

Classes IPC  ?

  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

50.

Semiconductor Device and Method of Making a Semiconductor Package with Graphene for Die Attach

      
Numéro d'application 18351369
Statut En instance
Date de dépôt 2023-07-12
Date de la première publication 2024-06-13
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate with a die pad. A conductive material is disposed on the die pad. The conductive material includes a plurality of graphene-coated metal balls in a matrix. A semiconductor die is disposed on the conductive material. The conductive material is sintered using an infrared laser. A bond wire is formed between the semiconductor die and substrate. An encapsulant is deposited over the semiconductor die and bond wire.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 33/62 - Dispositions pour conduire le courant électrique vers le corps semi-conducteur ou depuis celui-ci, p.ex. grille de connexion, fil de connexion ou billes de soudure
  • H01L 33/64 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails caractérisés par les éléments du boîtier des corps semi-conducteurs Éléments d'extraction de la chaleur ou de refroidissement

51.

Semiconductor Device and Method of Die Attach with Adhesive Layer Containing Graphene-Coated Core

      
Numéro d'application 18064149
Statut En instance
Date de dépôt 2022-12-09
Date de la première publication 2024-06-13
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate and an adhesive layer with a graphene core shell deposited over a surface of the substrate. An electrical component is affixed to the substrate with the adhesive layer. A bond wire is connected between the electrical component and substrate. The graphene core shell has a copper core and graphene coating over the copper core. The graphene coated core shell is embedded within a matrix. The graphene core shells within the adhesive layer to form a thermal path. The matrix can be a thermoset material or polymer or composite epoxy type matrix. The graphene core shell is embedded within the thermoset material or polymer or composite epoxy type matrix. The adhesive layer with graphene core shell is useful for die attachment. The graphene core adhesive layer provides exceptional heat dissipation, shock absorption, and vibration dampening.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

52.

Cooling Device and Process for Cooling Double-Sided SiP Devices During Sputtering

      
Numéro d'application 18440068
Statut En instance
Date de dépôt 2024-02-13
Date de la première publication 2024-06-06
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Ohhan
  • Lee, Hunteak
  • Jung, Sell
  • Lee, Heesoo

Abrégé

A semiconductor manufacturing device has a cooling pad with a plurality of movable pins. The cooling pad includes a fluid pathway and a plurality of springs disposed in the fluid pathway. Each of the plurality of springs is disposed under a respective movable pin. A substrate includes an electrical component disposed over a surface of the substrate. The substrate is disposed over the cooling pad with the electrical component oriented toward the cooling pad. A force is applied to the substrate to compress the springs. At least one of the movable pins contacts the substrate. A cooling fluid is disposed through the fluid pathway.

Classes IPC  ?

  • C23C 14/50 - Porte-substrat
  • C23C 14/34 - Pulvérisation cathodique
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière

53.

Semiconductor device with partial EMI shielding removal using laser ablation

      
Numéro d'application 18429080
Numéro de brevet 12211804
Statut Délivré - en vigueur
Date de dépôt 2024-01-31
Date de la première publication 2024-05-23
Date d'octroi 2025-01-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. A first component and second component are disposed over the substrate. The first component includes an antenna. A lid is disposed over the substrate between the first component and second component. An encapsulant is deposited over the substrate and lid. A conductive layer is formed over the encapsulant and in contact with the lid. A first portion of the conductive layer over the first component is removed using laser ablation.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/28 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

54.

Die-Beam Alignment for Laser-Assisted Bonding

      
Numéro d'application 18429418
Statut En instance
Date de dépôt 2024-01-31
Date de la première publication 2024-05-23
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Braganca, Jr., Wagno Alves
  • Kim, Kyungoe
  • Lee, Taekeun

Abrégé

A method of making a semiconductor device involves the steps of disposing a first semiconductor die over a substrate and disposing a beam homogenizer over the first semiconductor die. A beam from the beam homogenizer impacts the first semiconductor die. The method further includes the steps of determining a positional offset of the beam relative to the first semiconductor die in a number of pixels, using a first calibration equation to convert the number of pixels into a distance in millimeters, and moving the beam homogenizer the distance in millimeters to align the beam and first semiconductor die.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • B23K 1/005 - Brasage par énergie rayonnante
  • H05K 3/34 - Connexions soudées

55.

Semiconductor Device and Method of Forming Electrical Circuit Pattern Within Encapsulant of SIP Module

      
Numéro d'application 18422759
Statut En instance
Date de dépôt 2024-01-25
Date de la première publication 2024-05-16
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A semiconductor device has an electronic component assembly with a substrate and a plurality of electrical components disposed over the substrate. A conductive post is formed over the substrate. A molding compound sheet is disposed over the electrical component assembly. A carrier including a first electrical circuit pattern is disposed over the molding compound sheet. The carrier is pressed against the molding compound sheet to dispose a first encapsulant over and around the electrical component assembly and embed the first electrical circuit pattern in the first encapsulant. A shielding layer can be formed over the electrical components assembly. The carrier is removed to expose the first electrical circuit pattern. A second encapsulant is deposited over the first encapsulant and the first electrical circuit pattern. A second electrical circuit pattern is formed over the second encapsulant. A semiconductor package is disposed over the first electrical circuit pattern.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p. ex. écrans Faraday
  • H01L 23/66 - Adaptations pour la haute fréquence

56.

Double-Sided Partial Molded SiP Module

      
Numéro d'application 18543992
Statut En instance
Date de dépôt 2023-12-18
Date de la première publication 2024-05-09
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Gwang
  • Ye, Junho

Abrégé

A semiconductor device has a substrate and a first component disposed over a first surface of the substrate. A connector is disposed over the first surface of the substrate. A first encapsulant is deposited over the first component while the connector remains outside of the first encapsulant. A shielding layer is formed over the first encapsulant while the connector remains outside of the shielding layer. A second component is disposed over a second surface of the substrate. A solder bump is disposed over the second surface of the substrate. A second encapsulant is deposited over the second surface of the substrate. An opening is formed through the second encapsulant to expose the solder bump. A solder ball is disposed in the opening. The solder ball and solder bump are reflowed to form a combined solder bump.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p. ex. écrans Faraday
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

57.

Semiconductor device and method of forming semiconductor package with RF antenna interposer having high dielectric encapsulation

      
Numéro d'application 18390051
Numéro de brevet 12211803
Statut Délivré - en vigueur
Date de dépôt 2023-12-20
Date de la première publication 2024-04-18
Date d'octroi 2025-01-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Kim, Gwang
  • Ye, Junho
  • Choi, Youjoung
  • Kim, Minkyung
  • Lee, Yongwoo
  • Kim, Namgu

Abrégé

A semiconductor device has a substrate and an electrical component disposed over a surface of the substrate. An antenna interposer is disposed over the substrate. A first encapsulant is deposited around the antenna interposer. The first encapsulant has a high dielectric constant. The antenna interposer has a conductive layer operating as an antenna and an insulating layer having a low dielectric constant less than the high dielectric constant of the first encapsulant. The antenna interposer is made from an antenna substrate having a plurality of antenna interposers. Bumps are formed over the antenna substrate and the antenna substrate is singulated to make the plurality of antenna interposers. A second encapsulant is deposited over the electrical component. The second encapsulant has a low dielectric constant less than the high dielectric constant of the first encapsulant. A shielding layer is disposed over the second encapsulant.

Classes IPC  ?

  • H01L 23/52 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/64 - Dispositions relatives à l'impédance
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01Q 1/24 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets avec appareil récepteur
  • H01Q 1/40 - Éléments rayonnants recouverts avec, ou enrobés d'une matière protectrice

58.

Semiconductor Device and Method of Forming Graphene Core Shell Embedded Within Shielding Layer

      
Numéro d'application 18046028
Statut En instance
Date de dépôt 2022-10-12
Date de la première publication 2024-04-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Kwon, Sujeong

Abrégé

A semiconductor device has a substrate and an electrical component disposed over the substrate. An encapsulant is deposited over the electrical component and substrate. A shielding layer has a graphene core shell formed on a surface of the encapsulant. The shielding layer can be printed on the encapsulant. The graphene core shell includes a copper core. The shielding layer has a plurality of cores covered by graphene and the graphene is interconnected within the shielding layer to form an electrical path. The shielding layer also has thermoset material or polymer or composite epoxy type matrix and the graphene core shell is embedded within the matrix. A shielding material can be disposed around the electrical component. The electrical path dissipates any charge incident on shielding layer, such as an ESD event, to reduce or inhibit the effects of EMI, RFI, and other inter-device interference.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

59.

STATSCHIPPAC

      
Numéro de série 98494542
Statut En instance
Date de dépôt 2024-04-11
Propriétaire Stats Chippac Pte. Ltd. (Singapour)
Classes de Nice  ?
  • 40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau
  • 42 - Services scientifiques, technologiques et industriels, recherche et conception

Produits et services

Custom assembly and custom manufacture of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging, and integrated circuit chips or devices for others; providing technical information in the field of product manufacturing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging, and integrated circuit chips or devices, and technical consulting and manufacturing process consulting related thereto Software engineering services; engineering and testing services in the field of assembly, packaging, encasing, and design of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, for others; engineering consulting services relating to testing, assembly, packaging encasing analysis, wafer probe, wafer sort, and design of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; providing facilities featuring equipment for others for testing electrical and electronic components, electrical semi-conductors, and semi-conductor chips or devices for quality control purposes and for scientific research purposes; development and establishment of testing specifications and procedures, including wafer sorting procedures, all for the purpose of testing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; final product quality testing services in the field of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; packaging design services for others in the field of packaging for electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, and integrated circuit chips or devices; product research and development services relating to electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices; providing scientific and technical information in the field of product design, product development, product engineering, and product testing of electrical and electronic components, electrical semi-conductors, semi-conductor chips or devices, electrical integrated circuits, integrated circuit packaging and integrated circuit chips or devices, and advice and consultation relating thereto

60.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18482849
Statut En instance
Date de dépôt 2023-10-07
Date de la première publication 2024-04-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee

Abrégé

A semiconductor device and a method for making the same are provided. The method includes: providing a package including: a substrate including a top substrate surface and a bottom substrate surface; an electronic component mounted on the top substrate surface; and a first encapsulant disposed on the top substrate surface and encapsulating the electronic component; forming a fiducial mark in the first encapsulant; and forming a first shielding layer on the first encapsulant using an aerosol jetting apparatus, wherein the first shielding layer is at a predetermined distance from the fiducial mark and above the electronic component.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test

61.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18475238
Statut En instance
Date de dépôt 2023-09-27
Date de la première publication 2024-04-04
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Lee, Seunghyun
  • Lee, Heesoo

Abrégé

A semiconductor device comprises a substrate; a primary semiconductor die attached onto the substrate comprising a front surface and a back surface, wherein the primary semiconductor die has a first region and a second region besides the first region; an auxiliary semiconductor die attached onto the front surface at the first region; a heat transfer block comprising a main body attached onto the front surface at the second region; a metal layer wrapping around the main body; a graphene layer formed outside of the metal layer; a heat spreader attached onto the substrate and defining with the substrate a chamber for accommodating the primary semiconductor die, the auxiliary semiconductor die and the heat transfer block, wherein the graphene layer extends between the heat spreader and the front surface such that heat generated by the first region can be transferred to the heat spreader through the graphene layer.

Classes IPC  ?

  • H01L 23/42 - Choix ou disposition de matériaux de remplissage ou de pièces auxiliaires dans le conteneur pour faciliter le chauffage ou le refroidissement
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

62.

Laser-Based Redistribution and Multi-Stacked Packages

      
Numéro d'application 18511428
Statut En instance
Date de dépôt 2023-11-16
Date de la première publication 2024-04-04
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Park, Kyounghee
  • Park, Seonghwan
  • Jung, Jinhee

Abrégé

A semiconductor device has a first package layer. A first shielding layer is formed over the first package layer. The first shielding layer is patterned to form a redistribution layer. An electrical component is disposed over the redistribution layer. An encapsulant is deposited over the electrical component. A second shielding layer is formed over the encapsulant. The second shielding layer is patterned. The patterning of the first shielding layer and second shielding layer can be done with a laser. The second shielding layer can be patterned to form an antenna.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

63.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18460621
Statut En instance
Date de dépôt 2023-09-04
Date de la première publication 2024-03-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Myungho
  • Son, Sanghyun
  • Noh, Younguk

Abrégé

A semiconductor device and a method for forming the same are provided. The method includes: providing a package including: a substrate including a first substrate surface and a second substrate surface opposite to the first substrate surface; a first conductive bump formed on the first substrate surface; and a first encapsulant disposed on the first substrate surface and encapsulating the first conductive bump; forming a groove in the first encapsulant to expose at least a portion of the first conductive bump; and forming a second conductive bump on the exposed portion of the first conductive bump using a laser soldering apparatus.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/498 - Connexions électriques sur des substrats isolants

64.

INTEGRATED PACKAGE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18460623
Statut En instance
Date de dépôt 2023-09-04
Date de la première publication 2024-03-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s) Kwak, Byunghyun

Abrégé

An integrated package and a method for making the same are provided. The integrated package includes: a first substrate including: a first interconnection area having a plurality of first interconnection structures; and a first alignment structure disposed outside the first interconnection area; a second substrate stacked above the first substrate and including: a second interconnection area having a plurality of second interconnection structures; and a second alignment structure disposed outside the second interconnection area, wherein the second alignment structure is substantially aligned with the first alignment structure in a stacking direction of the first substrate and the second substrate; and a connecting element disposed between the first substrate and the second substrate and configured for electrically connecting at least one of the plurality of first interconnection structures with at least one of the plurality of second interconnection structures.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

65.

Semiconductor Device and Method of Stacking Hybrid Substrates with Embedded Electric Components

      
Numéro d'application 17936037
Statut En instance
Date de dépôt 2022-09-28
Date de la première publication 2024-03-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chua, Linda Pei Ee
  • Fang, Ching Meng
  • Goh, Hin Hwa

Abrégé

A semiconductor device has a first RDL substrate with first conductive pillars formed over a first surface of the first RDL substrate. A first electrical component is disposed over the first surface of the first RDL substrate. A hybrid substrate is bonded to the first RDL substrate. An encapsulant is deposited around the hybrid substrate and first RDL substrate with the first conductive pillars and first electrical component embedded within the encapsulant. A second RDL substrate with second conductive pillars formed over the second RDL substrate and second electrical component disposed over the second RDL substrate can be bonded to the hybrid substrate. A second RDL can be formed over a second surface of the first RDL substrate. A third electrical component is disposed over a second surface of the first RDL substrate. A shielding frame is disposed over the third electrical component.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

66.

Semiconductor Device and Methods of Making and Using Thermally Advanced Semiconductor Packages

      
Numéro d'application 17936075
Statut En instance
Date de dépôt 2022-09-28
Date de la première publication 2024-03-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hyun-Kyu
  • Lee, Ji-Seon
  • Maeng, Bum-Ryul

Abrégé

A semiconductor device includes a substrate. A semiconductor die is disposed over the substrate. An encapsulant is deposited over the substrate and semiconductor die. A first trench is formed in the encapsulant over the semiconductor die. A conductive layer is formed over the encapsulant and into the first trench.

Classes IPC  ?

  • H01L 23/473 - Dispositions pour le refroidissement, le chauffage, la ventilation ou la compensation de la température impliquant le transfert de chaleur par des fluides en circulation par une circulation de liquides
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

67.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18469523
Statut En instance
Date de dépôt 2023-09-18
Date de la première publication 2024-03-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Ji, Iksoo
  • Han, Sooyeon

Abrégé

A method for singulating a semiconductor substrate into individual semiconductor devices, comprising: providing a semiconductor substrate having a front surface and a back surface, wherein the semiconductor substrate comprises device regions that are separated from each other by respective predetermined saw streets; forming an interconnect layer on the front surface; etching the front surface at the predetermined saw streets to form respective frontside openings each having a first depth, wherein the first depth is smaller than a thickness of the semiconductor substrate; attaching a semiconductor element onto the front surface in each device region; and etching the back surface at the respective predetermined saw streets to form respective backside openings each having a second depth, wherein each frontside opening is at least partially aligned with the backside opening at the same saw street to singulate the device regions of the semiconductor substrate into individual semiconductor devices.

Classes IPC  ?

  • H01L 21/304 - Traitement mécanique, p. ex. meulage, polissage, coupe
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/528 - Configuration de la structure d'interconnexion

68.

SENSOR ASSEMBLY AND METHOD FOR FORMING THE SAME

      
Numéro d'application 18459014
Statut En instance
Date de dépôt 2023-08-30
Date de la première publication 2024-03-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Myungho
  • Son, Sanghyun
  • Noh, Younguk
  • Maeng, Bumryul

Abrégé

Provided is a sensor assembly, comprising: a sensor, wherein the sensor comprises a sensor front surface comprising a sensor area and an interconnect area; at least one filter layer formed on top of the sensor front surface, wherein the at least one filter layer covers and is in direct contact with the sensor area of the sensor; a first encapsulant layer formed on top of the at least one filter layer, wherein the first encapsulant layer is transmissive to light; and wherein the interconnect area is at least partially exposed from the at least one filter layer and the first encapsulant layer.

Classes IPC  ?

69.

Semiconductor Device and Method of Forming Graphene-Coated Core Embedded Within TIM

      
Numéro d'application 17932987
Statut En instance
Date de dépôt 2022-09-16
Date de la première publication 2024-03-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Shin, Yongmoo
  • Lee, Heesoo
  • Park, Hyunseok

Abrégé

A semiconductor device has a substrate and electrical component disposed over the substrate. The electrical component can be a semiconductor die, semiconductor package, surface mount device, RF component, discrete electrical device, or IPD. A TIM is deposited over the electrical component. The TIM has a core, such as Cu, covered by graphene. A heat sink is disposed over the TIM, electrical component, and substrate. The TIM is printed on the electrical component. The graphene is interconnected within the TIM to form a thermal path from a first surface of the TIM to a second surface of the TIM opposite the first surface of the TIM. The TIM has thermoset material or soldering type matrix and the core covered by graphene is embedded within the thermoset material or soldering type matrix. A metal layer can be formed between the TIM and electrical component.

Classes IPC  ?

  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

70.

Semiconductor Device and Method of Stacking Hybrid Substrates

      
Numéro d'application 17933149
Statut En instance
Date de dépôt 2022-09-19
Date de la première publication 2024-03-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chua, Linda Pei Ee
  • Goh, Hin Hwa
  • Zuo, Jian

Abrégé

A semiconductor device has an RDL substrate and hybrid substrate with a plurality of bumps. The hybrid substrate is bonded to the RDL substrate. An encapsulant is deposited around the hybrid substrate and RDL substrate with the bumps embedded within the encapsulant. The hybrid substrate has a core substrate, first RDL formed over a first surface of the core substrate, conductive pillars formed over the first RDL, and second RDL over a second surface of the core substrate. A portion of the encapsulant is removed to expose the conductive pillars. The RDL substrate has a carrier and RDL formed over a surface of the carrier. The carrier is removed after bonding the hybrid substrate to the RDL substrate. Alternatively, the RDL substrate has a core substrate, first RDL formed over a first surface of the core substrate, and second RDL formed over a second surface of the core substrate.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

71.

Semiconductor Device and Method of Stacking Devices Using Support Frame

      
Numéro d'application 18517859
Statut En instance
Date de dépôt 2023-11-22
Date de la première publication 2024-03-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s) Lee, Gunhyuck

Abrégé

A semiconductor device has a first substrate and a first electrical component disposed over the first substrate. A first support frame is disposed over the first substrate. The first support frame has a horizontal support channel extending across the first substrate and a vertical support brace extending from the horizontal support channel to the first substrate. The first support frame can have a vertical shielding partition extending from the horizontal support channel to the first substrate. An encapsulant is deposited over the first electrical component and first substrate and around the first support frame. A second electrical component is disposed over the first electrical component. A second substrate is disposed over the first support frame. A second electrical component is disposed over the second substrate. A third substrate is disposed over the second substrate. A second support frame is disposed over the second substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

72.

INTEGRATED PACKAGE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18459046
Statut En instance
Date de dépôt 2023-08-31
Date de la première publication 2024-03-07
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Chua, Peiee Linda
  • Goh, Hinhwa
  • Lin, Yaojian

Abrégé

An integrated package and a method for making the same are provided. The integrated package includes: a molded substrate having a top substrate surface and a bottom substrate surface; a semiconductor chip embedded in the molded substrate; a bottom antenna structure disposed on the bottom substrate surface and electrically connected to the semiconductor chip; and an antenna package embedded in the molded substrate, and including: an antenna package substrate; and a top antenna structure disposed on the antenna package substrate and configured for coupling electromagnetic energy with the bottom antenna structure.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants

73.

Semiconductor Device and Method of Forming Hybrid Substrate with Uniform Thickness

      
Numéro d'application 17823827
Statut En instance
Date de dépôt 2022-08-31
Date de la première publication 2024-02-29
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lin, Yaojian
  • Chua, Linda Pei Ee
  • Zuo, Jian
  • Goh, Hin Hwa

Abrégé

A semiconductor device has a first hybrid substrate with a first thickness, and a second hybrid substrate with a second thickness different from the first thickness of the first hybrid substrate. An encapsulant is deposited around the first hybrid substrate and second hybrid substrate. A portion of the first hybrid substrate and a portion of the second hybrid substrate and a portion of the encapsulant can be removed after encapsulation to achieve uniform thickness for the first hybrid substate and second hybrid substrate. The first hybrid substrate has an embedded substrate, a first interconnect structure formed over a first surface of the embedded substrate, and a second interconnect structure formed over a second surface of the embedded substrate opposite the first surface of the embedded substrate. A plurality of conductive pillars is formed over the first interconnect structure. A plurality of conductive vias is formed through the embedded substrate.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

74.

Semiconductor Device and Method of Forming Package with Double-Sided Integrated Passive Device

      
Numéro d'application 17820156
Statut En instance
Date de dépôt 2022-08-16
Date de la première publication 2024-02-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Taekeun
  • Bae, Hyunil

Abrégé

A semiconductor device has a semiconductor die, substrate, and plurality of first conductive pillars formed over the semiconductor die or substrate. Alternatively, the first conductive pillars formed over the semiconductor die and substrate. An electrical component is disposed over the semiconductor die. The electrical component can be a double-sided IPD. The semiconductor die and electrical component are disposed over the substrate. A shielding frame is disposed over the semiconductor die. A plurality of second conductive pillars is formed over a first surface of the electrical component. A plurality of third conductive pillars is formed over a second surface of the electrical component opposite the first surface of the electrical component. A bump cap can be formed over a distal end of the conductive pillars. The substrate has a cavity and the electrical component is disposed within the cavity. An underfill material is deposited between the semiconductor die and substrate.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

75.

Semiconductor Device and Method of Forming Module-in-Package Structure Using Redistribution Layer

      
Numéro d'application 17820502
Statut En instance
Date de dépôt 2022-08-17
Date de la première publication 2024-02-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Gunhyuck
  • Jang, Yujeong
  • Kim, Gayeun
  • Noh, Younguk

Abrégé

A semiconductor device has a first semiconductor package, second semiconductor package, and RDL. The first semiconductor package is disposed over a first surface of the RDL and the second semiconductor package is disposed over a second surface of the RDL opposite the first surface of the RDL. A carrier is initially disposed over the second surface of the RDL and removed after disposing the first semiconductor package over the first surface of the RDL. The first semiconductor package has a substrate, plurality of conductive pillars formed over the substrate, electrical component disposed over the substrate, and encapsulant deposited around the conductive pillars and electrical component. A shielding frame can be disposed around the electrical component. An antenna can be disposed over the first semiconductor package. A portion of the encapsulant is removed to planarize a surface of the encapsulant and expose the conductive pillars.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes

76.

Semiconductor Device and Method for Partial EMI Shielding

      
Numéro d'application 17820957
Statut En instance
Date de dépôt 2022-08-19
Date de la première publication 2024-02-22
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Jung, Jinhee
  • Kim, Changoh

Abrégé

A semiconductor device includes a substrate. An electrical component is disposed over the substrate. An encapsulant is deposited over the electrical component. A vertical interconnect structure is disposed in the encapsulant. A shielding layer is formed over the encapsulant and vertical interconnect structure. A groove is formed in the shielding layer around the vertical interconnect structure. A portion of the shielding layer remains over the vertical interconnect structure as a contact pad.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

77.

SEMICONDUCTOR DEVICES WITH PYRAMIDAL SHIELDING AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18447315
Statut En instance
Date de dépôt 2023-08-10
Date de la première publication 2024-02-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kwon, Omin

Abrégé

A semiconductor device and a method for making the same are provided. The semiconductor device includes: a substrate; an electronic component mounted on the substrate; a first encapsulant disposed on the substrate and encapsulating the electronic component; and a first electromagnetic interference (EMI) shielding layer disposed on the first encapsulant, wherein the first EMI shielding layer includes a first plurality of shield protrusions each having one or more inclined sidewalls.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

78.

Semiconductor Device and Method of Forming Dummy vias in WLP

      
Numéro d'application 17819738
Statut En instance
Date de dépôt 2022-08-15
Date de la première publication 2024-02-15
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Ooi, Peik Eng
  • Lim, Lee Sun

Abrégé

A semiconductor device has a semiconductor substrate and first insulating layer formed over the surface of the semiconductor substrate. A dummy via is formed through the first insulating layer. A second insulating layer is formed over the first insulating layer to fill the dummy via. A first conductive layer is formed over the second insulating layer. A bump is formed over the first conductive layer adjacent to the dummy via filled with the second insulating layer. A second conductive layer is formed over a surface of the semiconductor substrate. The dummy via filled with the second insulating layer relieves stress on the second conductive layer. A plurality of dummy vias filled with the second insulating layer can be formed within a designated via formation area. A plurality of dummy vias filled with the second insulating layer can be formed in a pattern.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

79.

Semiconductor Device and Method of Forming Hybrid Substrate with IPD Over Active Semiconductor Wafer

      
Numéro d'application 17817089
Statut En instance
Date de dépôt 2022-08-03
Date de la première publication 2024-02-08
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Yongtaek
  • Kwon, Ohyoung
  • Hong, Seungman

Abrégé

A semiconductor device has a semiconductor wafer with a plurality of semiconductor die. The semiconductor wafer has a low resistivity. An insulating layer is formed over the semiconductor wafer. A first IPD is formed over the insulating layer. The first IPD can be a capacitor, resistor, or inductor. A second IPD is formed over a second surface of the semiconductor wafer opposite the first surface of the semiconductor wafer. An interconnect structure is formed over the first IPD. An interconnect substrate is provided with the semiconductor die disposed over the interconnect substrate. A bond wire is formed between the interconnect structure and the interconnect substrate. Alternatively, an active device is formed in a second surface of the semiconductor die opposite the first surface of the semiconductor die. The semiconductor die incorporates the hybrid substrate to allow IPD and active devices to be formed from a single substrate.

Classes IPC  ?

  • H01L 23/64 - Dispositions relatives à l'impédance
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/822 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une technologie au silicium

80.

Power Envelope Analysis for the Thermal Optimization of Multi-Chip Modules

      
Numéro d'application 17815732
Statut En instance
Date de dépôt 2022-07-28
Date de la première publication 2024-02-01
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Ouyang, Chien
  • Gu, Xiao
  • Jeong, Yonghyuk
  • Liu, Michael Mingliang

Abrégé

A semiconductor device is made by calculating a thermal resistance matrix for the semiconductor device. A plurality of maximum junction temperatures for the plurality of die of the semiconductor device is selected. A plurality of power envelope surfaces are calculated for the semiconductor device based on the thermal resistance matrix and the maximum junction temperatures. A plurality of powers is selected for the plurality of die. The plurality of powers are compared against the plurality of power envelope surfaces to determine a plurality of risk values.

Classes IPC  ?

  • G06F 30/373 - Optimisation de la conception
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/427 - Refroidissement par changement d'état, p. ex. caloducs
  • G06F 30/367 - Vérification de la conception, p. ex. par simulation, programme de simulation avec emphase de circuit intégré [SPICE], méthodes directes ou de relaxation
  • G06F 17/16 - Calcul de matrice ou de vecteur

81.

HEAT SPREADER ASSEMBLY FOR USE WITH A SEMICONDUCTOR DEVICE

      
Numéro d'application 18354655
Statut En instance
Date de dépôt 2023-07-19
Date de la première publication 2024-01-25
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Kyungeun
  • Shin, Youjin
  • Ra, Inweon

Abrégé

Provided is a heat spreader assembly comprising: a pair of locking bars mounted on a substrate of a semiconductor device and at two opposite sides of at least one semiconductor die, wherein each of the pair of locking bars comprises a plurality of locking hooks disposed along the locking bar and defines a slot; and a heat spreader comprising: a heat spreader body comprising a top portion and a pair of lateral portions, the heat spreader body defining a space for receiving the at least one semiconductor die; and a pair of protrusion ribs extending in opposite directions from the pair of lateral portions, respectively, wherein the pair of protrusion ribs is configured to slide past the locking hooks of the pair of locking bars and be engaged within the slots to prevent the heat spreader from moving away from the substrate of the semiconductor device.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

82.

ELECTRONIC COMPONENTS WITH IMPROVED INSULATION, ELECTRONIC PACKAGES INCORPORATING SUCH ELECTRONIC COMPONENTS

      
Numéro d'application 18353863
Statut En instance
Date de dépôt 2023-07-17
Date de la première publication 2024-01-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Koo, Kyowang
  • Jeong, Minhee

Abrégé

An electronic package comprises: a substrate; five-sided insulated electronic components, wherein each of the five-sided insulated electronic components comprises: a raw electronic component having a cuboid shape, wherein the raw electronic component has a bottom side at which the raw electronic component is mounted onto and connected with the substrate and five non-bottom sides; a conductive structure disposed on the bottom side of the raw electronic component; and an insulating layer disposed on the five non-bottom sides of the raw electronic component.

Classes IPC  ?

  • H01G 2/10 - BoîtiersEncapsulations
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H05K 9/00 - Blindage d'appareils ou de composants contre les champs électriques ou magnétiques
  • H01F 27/02 - Enveloppes
  • H01F 41/00 - Appareils ou procédés spécialement adaptés à la fabrication ou à l'assemblage des aimants, des inductances ou des transformateursAppareils ou procédés spécialement adaptés à la fabrication des matériaux caractérisés par leurs propriétés magnétiques
  • H01C 7/00 - Résistances fixes constituées par une ou plusieurs couches ou revêtementsRésistances fixes constituées de matériaux conducteurs en poudre ou de matériaux semi-conducteurs en poudre avec ou sans matériaux isolants
  • H01C 17/00 - Appareils ou procédés spécialement adaptés à la fabrication de résistances

83.

Semiconductor Device and Method of Forming Thin Heat Sink Using E-Bar Substrate

      
Numéro d'application 17812224
Statut En instance
Date de dépôt 2022-07-13
Date de la première publication 2024-01-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s) Kim, Jongtae

Abrégé

A semiconductor device has a substrate and a semiconductor package disposed over the substrate. An embedded bar (e-bar) substrate is disposed on the substrate around the semiconductor package. A heat sink is formed over the semiconductor package and supported by the e-bar substrate to elevate the heat sink from the substrate and reduce a thickness of the heat sink. A thermal interface material is deposited between the semiconductor package and heat sink. Alternatively, a shield layer can be formed over the semiconductor package and supported by the e-bar substrate. The e-bar substrate has a base layer and a first metal layer formed over a first surface of the base layer. A bump is formed over the first metal layer. A second metal layer can be over a second surface of the base layer opposite the first surface of the base layer. Two or more e-bar substrates can be stacked.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/498 - Connexions électriques sur des substrats isolants

84.

Semiconductor Device and Method of Forming EMI Shielding Material in Two-Step Process to Avoid Contaminating Electrical Connector

      
Numéro d'application 17812339
Statut En instance
Date de dépôt 2022-07-13
Date de la première publication 2024-01-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kwon, Omin

Abrégé

A semiconductor device has a substrate and encapsulant deposited over the substrate. An electrical connector is disposed over the substrate outside the encapsulant. An antenna can be formed over the substrate. A first shielding material is disposed over a portion of the encapsulant without covering the electrical connector with the first shielding material. The first shielding material is disposed over the portion of the encapsulant and the portion of the substrate using a direct jet printer. A cover is disposed over the electrical connector. A second shielding material is disposed over the encapsulant to prevent the second shielding material from reaching the electrical connector. The second shielding material overlaps the first shielding material and covers a side surface of the encapsulant and a side surface of the substrate. The cover is removed to expose the electrical connector free of shielding material.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

85.

Semiconductor Device and Method of Forming Underfill Dam for Chip-to-Wafer Device

      
Numéro d'application 17812836
Statut En instance
Date de dépôt 2022-07-15
Date de la première publication 2024-01-18
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Woosoon
  • Choi, Joonyoung
  • Kim, Youngcheol
  • Kim, Kyungoe

Abrégé

A semiconductor device has a semiconductor die with a sensitive area. A dam wall is formed over the semiconductor die proximate to the sensitive area. In one embodiment, the dam wall has a vertical segment and side wings. The dam wall can have a plurality of rounded segments integrated with a plurality of vertical segments as a unitary body. Alternatively, the dam wall has a plurality of separate vertical segments arranged in two or more overlapping rows. A plurality of conductive posts is formed over the semiconductor die. An electrical component is disposed over the semiconductor die. The semiconductor die and electrical component are disposed over a substrate. An insulating layer is formed over the substrate outside the dam wall. An underfill material is deposited between the semiconductor die and substrate. The dam wall and insulating layer inhibit the underfill material from contacting any portion of the sensitive area.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

86.

Semiconductor Device and Method of Heat Dissipation Using Graphene

      
Numéro d'application 17810901
Statut En instance
Date de dépôt 2022-07-06
Date de la première publication 2024-01-11
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kwon, Omin
  • Lee, Heesoo

Abrégé

A semiconductor device has a first substrate and electrical component disposed over the first substrate. A graphene layer is disposed over the electrical component, and a thermal interface material is disposed between the graphene layer. A heat sink is disposed over the thermal interface material. The graphene layer, in combination with the thermal interface material, aids with the heat transfer between the electrical component and heat sink. The graphene layer may be disposed over a second substrate made of copper. An encapsulant is deposited over the first substrate and around the electrical component and graphene substrate. The thermal interface material and heat sink may extend over the encapsulant. The heat sink can have vertical or angled extensions from the horizontal portion of the heat sink down to the substrate. The heat sink can extend over multiple modules.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif
  • H01L 23/433 - Pièces auxiliaires caractérisées par leur forme, p. ex. pistons

87.

Semiconductor Device and Method of Forming Embedded Magnetic Shielding

      
Numéro d'application 17810028
Statut En instance
Date de dépôt 2022-06-30
Date de la première publication 2024-01-04
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kwon, Omin

Abrégé

A semiconductor device has a substrate. A semiconductor die is disposed over the substrate. A first encapsulant is deposited over the semiconductor die. A ferromagnetic film is disposed over the first encapsulant. A second encapsulant is deposited over the ferromagnetic film. A shielding layer is optionally formed over the substrate, first encapsulant, and second encapsulant.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

88.

Semiconductor Device and Method of Double Shielding

      
Numéro d'application 17808613
Statut En instance
Date de dépôt 2022-06-24
Date de la première publication 2023-12-28
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Jung, Jinhee
  • Kim, Youngcheol

Abrégé

A semiconductor device has a substrate. A first electrical component and second electrical component are disposed over the substrate. A conductive pillar is formed over the substrate between the first electrical component and second electrical component. A first shielding layer is formed over the first electrical component and conductive pillar by jet printing conductive material. A second shielding layer is formed over the first electrical component and second electrical component by sputtering, spraying, or plating conductive material. An insulating layer is optionally formed between the first shielding layer and second shielding layer by jet printing insulating material over the first shielding layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

89.

METHOD FOR SELECTIVELY FORMING A SHIELDING LAYER ON A SEMICONDUCTOR DEVICE

      
Numéro d'application 18315479
Statut En instance
Date de dépôt 2023-05-10
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Seonghwan
  • Lee, Bom
  • Park, Kyounghee

Abrégé

A method for selectively forming a shielding layer on a semiconductor device comprises: attaching a tape stack onto a predetermined area of a substrate of the semiconductor device, wherein the tape stack comprises a lower tape layer that covers the predetermined area and an upper tape layer that extends beyond the predetermined area and overhangs above an intermediate area adjacent to the predetermined area; applying a shielding layer to the substrate of the semiconductor device; and removing the tape stack and a portion of the shielding layer formed on the tape stack from the substrate of the semiconductor device.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

90.

MODULAR SEMICONDUCTOR DEVICES AND ELECTRONIC DEVICES INCORPORATING THE SAME

      
Numéro d'application 18332777
Statut En instance
Date de dépôt 2023-06-12
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Soohan
  • Kim, Kyungeun
  • Shin, Youjin
  • Kim, Hyesun

Abrégé

A modular semiconductor device comprises: an encapsulant layer with an encapsulant bottom surface and an encapsulant top surface, wherein the encapsulant layer comprises a component region and an interlayer connection region; wherein the semiconductor component comprises a component conductive pattern exposed from the encapsulant bottom surface; an interlayer connection array disposed within the interlayer connection region, wherein the interlayer connection array comprises one or more conductive vias each extending between the encapsulant bottom surface and the encapsulant top surface; and an interposer layer laminated on the encapsulant layer and having an interposer bottom surface and an interposer top surface, wherein the interposer top surface is in contact with the encapsulant bottom surface; wherein the interposer layer comprises an interposer conductive pattern on the interposer bottom surface, and an interposer interconnection structure electrically coupled to the component conductive pattern, the interposer conductive pattern and the one or more conductive vias.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 25/03 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

91.

ANTENNA MODULE, SEMICONDUCTOR DEVICE AND METHODS FOR MAKING THE SAME

      
Numéro d'application 18334375
Statut En instance
Date de dépôt 2023-06-14
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Song, Sangho
  • Lee, Yeonjee

Abrégé

An antenna module comprises: an antenna body comprising a first surface for attaching the antenna module to an external substrate, and a second surface through which the antenna module transmits and receives electromagnetic signals, wherein the first surface is opposite to the second surface; an antenna conductive pattern formed within the antenna body; and a shielding fence laterally surrounding the antenna conductive pattern for shielding electromagnetic interferences.

Classes IPC  ?

  • H01Q 1/24 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets avec appareil récepteur
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 23/64 - Dispositions relatives à l'impédance
  • H01L 23/498 - Connexions électriques sur des substrats isolants

92.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18313316
Statut En instance
Date de dépôt 2023-05-06
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Heeyoun
  • Koo, Kyowang
  • Kim, Junghoon
  • Kim, Youngsang
  • Kim, Kyungmoon

Abrégé

A semiconductor device and a method for making the same are provided. The semiconductor device includes: a substrate including a substrate top surface and a substrate bottom surface; an electronic component mounted on the substrate top surface; a bottom encapsulant disposed on the substrate top surface and encapsulating the electronic component; a top encapsulant disposed on the bottom encapsulant; an internal shielding layer disposed between the bottom encapsulant and the top encapsulant, wherein a projection of the internal shielding layer onto the substrate top surface overlaps with the electronic component, the internal shielding layer has an internal shielding layer lateral surface, and a portion of the internal shielding layer lateral surface is exposed from the bottom encapsulant and the top encapsulant; and an external shielding layer covering the bottom encapsulant and the top encapsulant and contacting with the exposed portion of the internal shielding layer lateral surface.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

93.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18332023
Statut En instance
Date de dépôt 2023-06-09
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Choi, Joonyoung
  • Kim, Woosoon
  • Hong, Seongkwon
  • Kim, Gayeon

Abrégé

A semiconductor device and a method for forming the same are provided. The method includes: providing a substrate; providing a semiconductor die having a first die surface and a second die surface opposite to the first die surface; attaching the first die surface to the substrate via an interconnect structure comprising solder; and irradiating the second die surface with a laser beam, wherein the laser beam passes through the semiconductor die and reflows the solder of the interconnect structure. In the method, laser-assisted bonding can is used to reflow solder bumps, and thermal interface material can be formed after the laser-assisted bonding.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

94.

DEVELOPING APPARATUS AND SUBSTRATE PROCESSING APPARATUS

      
Numéro d'application 18333570
Statut En instance
Date de dépôt 2023-06-13
Date de la première publication 2023-12-21
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Nam, Giwoong
  • Kwak, Jin
  • Lee, Jaeseung
  • Choi, Taekyu
  • Son, Inho
  • Park, Sanghyun
  • Kang, Yeongwon

Abrégé

The present application relates to a developing apparatus. The developing apparatus comprises a housing; a wafer support disposed within the housing and for holding a wafer; a semipermeable diaphragm disposed within the housing and separating the housing into an upper housing defining an upper chamber and a lower housing defining a low chamber, wherein the semipermeable diaphragm is semipermeable to moisture such that moisture is allowed to move from the lower chamber to the upper chamber, but liquid drops are prohibited to move from the upper chamber to the lower chamber; and a nozzle assembly disposed above the wafer support and for spraying at least developer to the wafer support.

Classes IPC  ?

  • G03F 7/00 - Production par voie photomécanique, p. ex. photolithographique, de surfaces texturées, p. ex. surfaces impriméesMatériaux à cet effet, p. ex. comportant des photoréservesAppareillages spécialement adaptés à cet effet

95.

SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18329605
Statut En instance
Date de dépôt 2023-06-06
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Seunghyun
  • Kim, Kyunghwan
  • Park, Hongkyu
  • Seo, Inho
  • Jin, Myunggyu

Abrégé

A semiconductor device comprises a substrate, at least one electronic component mounted on the substrate, an encapsulant formed on the substrate and at least partially encapsulating the at least one electronic component, a shielding layer formed on the encapsulant, a thermal interface layer formed on the shielding layer, and a metal lid formed on the thermal interface layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur

96.

Compartment Shielding With Metal Frame and Cap

      
Numéro d'application 18454709
Statut En instance
Date de dépôt 2023-08-23
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Hwang, Bokyeong
  • Kim, Jingwan
  • Kim, Minjung

Abrégé

A semiconductor device has a substrate and a first semiconductor die disposed over the substrate. A first metal frame is disposed over the substrate around the first semiconductor die. A first metal lid is disposed over the first metal frame. A flap of the first metal lid includes an elastic characteristic to latch onto the first metal frame. An edge of the flap can have a castellated edge. A recess in the first metal frame and a protrusion on the first metal lid can be used to latch the first metal lid onto the first metal frame. A second metal frame and second metal lid can be disposed over an opposite surface of the substrate from the first metal frame.

Classes IPC  ?

  • H01L 23/051 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur une autre connexion étant constituée par le couvercle parallèle à la base, p. ex. du type "sandwich"
  • H01L 21/60 - Fixation des fils de connexion ou d'autres pièces conductrices, devant servir à conduire le courant vers le ou hors du dispositif pendant son fonctionnement
  • H01L 23/049 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur les autres connexions étant perpendiculaires à la base
  • H05K 9/00 - Blindage d'appareils ou de composants contre les champs électriques ou magnétiques

97.

HEAT SPREADER FOR USE WITH A SEMICONDUCTOR DEVICE

      
Numéro d'application 18330347
Statut En instance
Date de dépôt 2023-06-06
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Park, Soohan
  • Kim, Hyesun
  • Kim, Kyungeun
  • Shin, Youjin

Abrégé

Provided is a heat spreader for use with a semiconductor device comprising a substrate and at least one semiconductor die mounted on the substrate. The heat spreader comprises: a main body defining a space for receiving the at least one semiconductor die; and two foot supports extending downward from the main body and opposite to each other, each of the foot supports defining a slot at its inner surface, wherein the slots of the two foot supports are aligned with each other. When the heat spreader is mounted with the semiconductor device, the slots prevent the substrate from moving closer to or away from the main body.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes ou

98.

PARTIALLY SHIEDED SEMICONDUCTOR DEVICE AND METHOD FOR MAKING THE SAME

      
Numéro d'application 18332779
Statut En instance
Date de dépôt 2023-06-12
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Lee, Hunteak
  • Song, Sangho
  • Lee, Yeonjee
  • Lee, Heesoo

Abrégé

A method for making a semiconductor device comprises: providing a substrate having a first region and a second region, wherein the first region comprises at least one electronic component and a conductive pattern formed therein; forming a conductive bar on the conductive pattern; forming an encapsulant layer in the first region of the substrate to cover the at least one electronic component, the conductive bar and the conductive pattern; removing a portion of the encapsulant layer that is above the conductive bar to expose the conductive bar and separate the encapsulant layer into a main portion and a peripheral portion; disposing a deposition mask above the substrate to cover the second region; and depositing a conductive material on the substrate to form a shielding layer on the substrate which is not covered by the deposition mask.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements

99.

Semiconductor Device and Method of Providing High Density Component Spacing

      
Numéro d'application 18451743
Statut En instance
Date de dépôt 2023-08-17
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Beak, Woonjae
  • Kim, Minsu
  • Lee, Heesoo

Abrégé

A semiconductor device has a substrate and a first conductive layer formed over the substrate. A second conductive layer is formed over the first conductive layer. The first conductive layer can be copper, and the second conductive layer can be nickel. A thickness of the second conductive layer is greater than a thickness of the first conductive layer. A flux material is deposited over the second conductive layer by a printing process. An electrical component is disposed over the flux material, and the flux material is reflowed to make electrical connection between the electrical component and second conductive layer. The flux material substantially vaporizes during the reflow to reduce the occurrence of short circuits. The electrical components can be placed over the substrate with narrow spacing and higher density given the use of the flux material to make electrical connection. An encapsulant is deposited over the electrical component.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

100.

Shielded Semiconductor Package with Open Terminal and Methods of Making

      
Numéro d'application 18455419
Statut En instance
Date de dépôt 2023-08-24
Date de la première publication 2023-12-14
Propriétaire STATS ChipPAC Pte. Ltd. (Singapour)
Inventeur(s)
  • Kim, Changoh
  • Koo, Kyowang
  • Cho, Sungwon
  • Choi, Bongwoo
  • Lee, Jiwon

Abrégé

A semiconductor device has a substrate. An electrical component is disposed over a surface of the substrate. An encapsulant is deposited over the electrical component and substrate. A portion of the surface of the substrate remains exposed from the encapsulant. A shielding layer is formed over the encapsulant. A portion of the shielding layer is removed to expose the portion of the surface of the substrate.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/66 - Adaptations pour la haute fréquence
  1     2     3     ...     16        Prochaine page