Aistorm, Inc.

États‑Unis d’Amérique

Retour au propriétaire

1-16 de 16 pour Aistorm, Inc. Trier par
Recheche Texte
Affiner par
Juridiction
        États-Unis 15
        International 1
Date
2025 (AACJ) 4
2024 3
2023 3
2020 2
Avant 2020 4
Classe IPC
G06N 3/065 - Moyens analogiques 9
H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande 6
H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée 6
G06N 3/048 - Fonctions d’activation 3
G06N 3/084 - Rétropropagation, p. ex. suivant l’algorithme du gradient 3
Voir plus
Statut
En Instance 10
Enregistré / En vigueur 6
Résultats pour  brevets

1.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application 18759464
Statut En instance
Date de dépôt 2024-06-28
Date de la première publication 2025-01-30
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

2.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application 18759833
Statut En instance
Date de dépôt 2024-06-29
Date de la première publication 2025-01-30
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

3.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application 18759838
Statut En instance
Date de dépôt 2024-06-29
Date de la première publication 2025-01-23
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

4.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application 18759840
Statut En instance
Date de dépôt 2024-06-29
Date de la première publication 2025-01-23
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

5.

CHARGE DOMAIN DIGITAL, GENERATIVE PRE-TRAINED TRANSFORMER (GPT) AND DIGITAL STORAGE

      
Numéro d'application 18742223
Statut En instance
Date de dépôt 2024-06-13
Date de la première publication 2024-12-19
Propriétaire AIStorm Inc. (USA)
Inventeur(s) Schie, David

Abrégé

Digital circuits, and other types of circuits, may be implemented using improved charge domain techniques based on modern silicon processing compatible with standard digital flows. An example of technology that can be used for charge domain digital flows are FINs (as used in FinFET) which can be modified to produce charge domain shift registers and charge domain digital logic. Also, novel notch based implementations which overcome limited potential range, speed, complex clocking and density issues of older generations of charge domain technology may be disclsoed. Such implementations can significantly improve performance, density and reduce power consumption of charge domain digital circuits, with the proper implants and process modifications.

Classes IPC  ?

  • G11C 27/04 - Registres à décalage
  • G11C 19/28 - Mémoires numériques dans lesquelles l'information est déplacée par échelons, p. ex. registres à décalage utilisant des éléments semi-conducteurs
  • G11C 27/00 - Mémoires analogiques électriques, p. ex. pour emmagasiner des valeurs instantanées

6.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application 18759334
Statut En instance
Date de dépôt 2024-06-28
Date de la première publication 2024-10-24
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

7.

DISCRETE TIME AMPLIFIED CHARGE OR VOLTAGE SAMPLER WITH ADJUSTABLE GAIN

      
Numéro d'application 18605751
Statut En instance
Date de dépôt 2024-03-14
Date de la première publication 2024-10-03
Propriétaire AIStorm Inc. (USA)
Inventeur(s)
  • Haas, David Jamie
  • Schie, David

Abrégé

An interface output for a capacitive sensor has a circuit to sample an input signal from the capacitive sensor, convert the sampled input signal to a digital signal and having an adjustable gain.

Classes IPC  ?

  • H03M 1/18 - Commande automatique pour modifier la plage des signaux que le convertisseur peut traiter, p. ex. réglage de la plage de gain
  • H03M 1/06 - Compensation ou prévention continue de l'influence indésirable de paramètres physiques
  • H03M 1/12 - Convertisseurs analogiques/numériques

8.

ANALOG LEARNING ENGINE AND METHOD

      
Numéro d'application 18107066
Statut En instance
Date de dépôt 2023-02-08
Date de la première publication 2023-11-23
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas

Abrégé

A neural network learning mechanism has a device which perturbs analog neurons to measure an error which results from perturbations at different points within the neural network and modifies weights and biases to converge to a target.

Classes IPC  ?

9.

ANALOG LEARNING ENGINE AND METHOD

      
Numéro d'application 18107082
Statut En instance
Date de dépôt 2023-02-08
Date de la première publication 2023-06-29
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas

Abrégé

A neural network learning mechanism has a device which perturbs analog neurons to measure an error which results from perturbations at different points within the neural network and modifies weights and biases to converge to a target.

Classes IPC  ?

10.

ANALOG LEARNING ENGINE AND METHOD

      
Numéro d'application 18106603
Statut En instance
Date de dépôt 2023-02-07
Date de la première publication 2023-06-15
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas

Abrégé

A neural network learning mechanism has a device which perturbs analog neurons to measure an error which results from perturbations at different points within the neural network and modifies weights and biases to converge to a target.

Classes IPC  ?

11.

CHARGE BASED SWITCHED MATRIX AND METHOD THEREFOR

      
Numéro d'application US2019055421
Numéro de publication 2020/076966
Statut Délivré - en vigueur
Date de dépôt 2019-10-09
Date de publication 2020-04-16
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) arid neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • H02M 5/00 - Transformation d'une puissance d'entrée en courant alternatif en une puissance de sortie en courant alternatif, p. ex. pour changement de la tension, pour changement de la fréquence, pour changement du nombre de phases
  • H02M 5/45 - Transformation d'une puissance d'entrée en courant alternatif en une puissance de sortie en courant alternatif, p. ex. pour changement de la tension, pour changement de la fréquence, pour changement du nombre de phases avec transformation intermédiaire en courant continu par convertisseurs statiques utilisant des tubes à décharge ou des dispositifs à semi-conducteurs pour transformer le courant continu intermédiaire en courant alternatif utilisant des dispositifs du type thyratron ou thyristor exigeant des moyens d'extinction utilisant uniquement des dispositifs à semi-conducteurs

12.

Charge based switched matrix and method therefor

      
Numéro d'application 16597522
Numéro de brevet 12061975
Statut Délivré - en vigueur
Date de dépôt 2019-10-09
Date de la première publication 2020-04-09
Date d'octroi 2024-08-13
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A reconfigurable, for example with time, network switch matrix coupling switch charge circuits representing multiply and add circuits (MACs) and neurons (MACs with activations) capable of accepting and outputting proportional to charge pulses through crossbars within said network, said crossbars controlled by local controllers and higher level controllers to setup said crossbar communications.

Classes IPC  ?

  • G06N 3/065 - Moyens analogiques
  • H02M 3/07 - Transformation d'une puissance d'entrée en courant continu en une puissance de sortie en courant continu sans transformation intermédiaire en courant alternatif par convertisseurs statiques utilisant des résistances ou des capacités, p. ex. diviseur de tension utilisant des capacités chargées et déchargées alternativement par des dispositifs à semi-conducteurs avec électrode de commande
  • H03K 5/04 - Mise en forme d'impulsions par augmentation de duréeMise en forme d'impulsions par diminution de durée

13.

Neural network error contour generation circuit

      
Numéro d'application 16396583
Numéro de brevet 11604996
Statut Délivré - en vigueur
Date de dépôt 2019-04-26
Date de la première publication 2019-10-31
Date d'octroi 2023-03-14
Propriétaire AIStorm, Inc. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas

Abrégé

A neural network learning mechanism has a device which perturbs analog neurons to measure an error which results from perturbations at different points within the neural network and modifies weights and biases to converge to a target.

Classes IPC  ?

  • G06N 3/06 - Réalisation physique, c.-à-d. mise en œuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurone
  • G06N 3/08 - Méthodes d'apprentissage
  • G06N 3/084 - Rétropropagation, p. ex. suivant l’algorithme du gradient
  • G06N 3/063 - Réalisation physique, c.-à-d. mise en œuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurone utilisant des moyens électroniques
  • G06N 3/04 - Architecture, p. ex. topologie d'interconnexion

14.

Event driven mathematical engine and method

      
Numéro d'application 16396570
Numéro de brevet 12001945
Statut Délivré - en vigueur
Date de dépôt 2019-04-26
Date de la première publication 2019-10-31
Date d'octroi 2024-06-04
Propriétaire AIStorm Inc. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas

Abrégé

An event driven device has a network collecting data. A device is coupled to the network for determining changes in the data collected, wherein the device signals the network to process the data collected when the device determines desired changes in the data collected. In a second embodiment a level shift adjusts the band diagram of a spill and fill circuit to allow processing only if a change in input value occurs. This is extended to teach a means by which the subset of an image or incoming audio data might be used to trigger an event. It could also be used for always on operation at lower power than alternative solutions.

Classes IPC  ?

  • G06N 3/06 - Réalisation physique, c.-à-d. mise en œuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurone
  • G06N 3/048 - Fonctions d’activation
  • G06N 3/049 - Réseaux neuronaux temporels, p. ex. éléments à retard, neurones oscillants ou entrées impulsionnelles
  • G06N 3/065 - Moyens analogiques
  • H01L 27/146 - Structures de capteurs d'images

15.

Charge domain mathematical engine and method

      
Numéro d'application 16291864
Numéro de brevet 11494628
Statut Délivré - en vigueur
Date de dépôt 2019-03-04
Date de la première publication 2019-09-19
Date d'octroi 2022-11-08
Propriétaire AISTORM, INC. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A multiplier has a pair of charge reservoirs. The pair of charge reservoirs are connected in series. A first charge movement device induces charge movement to or from the pair of charge reservoirs at a same rate. A second charge movement device induces charge movement to or from one of the pair of reservoirs, the rate of charge movement programmed to one of add or remove charges at a rate proportional to the first charge movement device. The first charge movement device loads a first charge into a first of the pair of charge reservoirs during a first cycle. The first charge movement device and the second charge movement device remove charges at a proportional rate from the pair of charge reservoirs during a second cycle until the first of the pair of charge reservoirs is depleted of the first charge. The second charge reservoir thereafter holding the multiplied result.

Classes IPC  ?

  • H03K 3/00 - Circuits pour produire des impulsions électriquesCircuits monostables, bistables ou multistables
  • G06N 3/063 - Réalisation physique, c.-à-d. mise en œuvre matérielle de réseaux neuronaux, de neurones ou de parties de neurone utilisant des moyens électroniques
  • G11C 11/54 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments simulateurs de cellules biologiques, p. ex. neurone
  • G11C 19/08 - Mémoires numériques dans lesquelles l'information est déplacée par échelons, p. ex. registres à décalage utilisant des éléments magnétiques utilisant des couches minces dans une structure plane
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/792 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée à isolant de grille à emmagasinage de charges, p.ex. transistor de mémoire MNOS
  • H03K 3/02 - Générateurs caractérisés par le type de circuit ou par les moyens utilisés pour produire des impulsions
  • H03K 23/00 - Compteurs d'impulsions comportant des chaînes de comptageDiviseurs de fréquence comportant des chaînes de comptage
  • G06G 7/19 - Dispositions pour l'exécution d'opérations de calcul, p. ex. amplificateurs spécialement adaptés à cet effet pour former des intégrales de produits, p. ex. des intégrales de Fourier, des intégrales de Laplace, des intégrales de corrélationDispositions pour l'exécution d'opérations de calcul, p. ex. amplificateurs spécialement adaptés à cet effet pour l'analyse ou la synthèse de fonctions en utilisant des fonctions orthogonales

16.

Single transistor multiplier and method therefor

      
Numéro d'application 16291311
Numéro de brevet 11087099
Statut Délivré - en vigueur
Date de dépôt 2019-03-04
Date de la première publication 2019-09-05
Date d'octroi 2021-08-10
Propriétaire AISTORM INC. (USA)
Inventeur(s)
  • Schie, David
  • Gaitukevich, Sergey
  • Drabos, Peter
  • Sibrai, Andreas
  • Sibrai, Erik

Abrégé

A multiplier has a MOSFET in a common source configuration. A MOSFET current source is coupled to a drain terminal of the MOSFET. An inverter has an input coupled to the drain terminal of the MOSFET. An output of the inverter gates two currents whose current magnitudes are proportional. A first capacitor has a first terminal coupled to a first of the two currents and a gate of the MOSFET and a second terminal grounded. A second capacitor has a first terminal coupled to a second of the two currents and a second terminal coupled to the first of the two currents. The multiplier is first reset by discharging a gate capacitance of the MOSFET and then allowing it to be recharged to a Vt comparator threshold after which a charge is removed from the gate terminal of the MOSFET reducing a voltage on the gate terminal below the Vt comparator threshold, causing the two currents to be enabled until the Vt comparator threshold reaches a previous Vt comparator threshold and the inverter turns off the two currents. In a next reset phase, the second capacitor holds a multiplied value of charge.

Classes IPC  ?

  • G06G 7/164 - Dispositions pour l'exécution d'opérations de calcul, p. ex. amplificateurs spécialement adaptés à cet effet pour la multiplication ou la division utilisant des moyens pour le calcul des puissances, p. ex. des multiplicateurs à quart de carré
  • H03F 3/45 - Amplificateurs différentiels
  • G06N 3/02 - Réseaux neuronaux