Daedalus Prime LLC

États‑Unis d’Amérique

Retour au propriétaire

1-100 de 105 pour Daedalus Prime LLC Trier par
Recheche Texte
Affiner par
Date
2025 janvier 1
2025 (AACJ) 1
2024 1
2023 2
2022 6
Voir plus
Classe IPC
H01L 29/66 - Types de dispositifs semi-conducteurs 42
H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée 41
H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices 31
H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif 26
H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires 25
Voir plus
Statut
En Instance 4
Enregistré / En vigueur 101
Résultats pour  brevets
  1     2        Prochaine page

1.

METHOD, APPARATUS, AND SYSTEM FOR ENERGY EFFICIENCY AND ENERGY CONSERVATION INCLUDING POWER AND PERFORMANCE BALANCING BETWEEN MULTIPLE PROCESSING ELEMENTS AND/OR A COMMUNICATION BUS

      
Numéro d'application 18890669
Statut En instance
Date de dépôt 2024-09-19
Date de la première publication 2025-01-09
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/20 - Moyens de refroidissement
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G06F 1/3234 - Économie d’énergie caractérisée par l'action entreprise
  • G06F 1/3287 - Économie d’énergie caractérisée par l'action entreprise par la mise hors tension d’une unité fonctionnelle individuelle dans un ordinateur
  • G06F 1/329 - Économie d’énergie caractérisée par l'action entreprise par planification de tâches
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]

2.

CONTROLLING OPERATING VOLTAGE OF A PROCESSOR

      
Numéro d'application 18384180
Statut En instance
Date de dépôt 2023-10-26
Date de la première publication 2024-06-13
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Wells, Ryan D.
  • Feit, Itai
  • Rajwan, Doron
  • Shulman, Nadav
  • Offen, Zeev
  • Sodhi, Inder M.

Abrégé

In an embodiment, a processor includes a core domain with a plurality of cores and a power controller having a first logic to receive a first request to increase an operating voltage of a first core of the core domain to a second voltage, to instruct a voltage regulator to increase the operating voltage to an interim voltage, and to thereafter instruct the voltage regulator to increase the operating voltage to the second voltage. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/28 - Surveillance, p. ex. détection des pannes d'alimentation par franchissement de seuils
  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/0815 - Protocoles de cohérence de mémoire cache
  • G06F 12/0897 - Mémoires cache caractérisées par leur organisation ou leur structure avec plusieurs niveaux de hiérarchie de mémoire cache

3.

CMOS FINFET DEVICE HAVING STRAINED SIGE FINS AND A STRAINED SI CLADDING LAYER ON THE NMOS CHANNEL

      
Numéro d'application 18095720
Statut En instance
Date de dépôt 2023-01-11
Date de la première publication 2023-06-01
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Cea, Stephen M.
  • Kotlyar, Roza
  • Kennel, Harold W.
  • Murthy, Anand S.
  • Glass, Glenn A.
  • Kuhn, Kelin J.
  • Ghani, Tahir

Abrégé

Techniques and methods related to strained NMOS and PMOS devices without relaxed substrates, systems incorporating such semiconductor devices, and methods therefor may include a semiconductor device that may have both n-type and p-type semiconductor bodies. Both types of semiconductor bodies may be formed from an initially strained semiconductor material such as silicon germanium. A silicon cladding layer may then be provided at least over or on the n-type semiconductor body. In one example, a lower portion of the semiconductor bodies is formed by a Si extension of the wafer or substrate. By one approach, an upper portion of the semiconductor bodies, formed of the strained SiGe, may be formed by blanket depositing the strained SiGe layer on the Si wafer, and then etching through the SiGe layer and into the Si wafer to form the semiconductor bodies or fins with the lower and upper portions.

Classes IPC  ?

  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en

4.

Methods of forming dislocation enhanced strain in NMOS and PMOS structures

      
Numéro d'application 17941814
Numéro de brevet 11610995
Statut Délivré - en vigueur
Date de dépôt 2022-09-09
Date de la première publication 2023-01-05
Date d'octroi 2023-03-21
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Jackson, Michael
  • Murthy, Anand
  • Glass, Glenn
  • Morarka, Saurabh
  • Mohapatra, Chandra

Abrégé

Methods of forming a strained channel device utilizing dislocations disposed in source/drain structures are described. Those methods and structures may include forming a thin silicon germanium material in a source/drain opening of a device comprising silicon, wherein multiple dislocations are formed in the silicon germanium material. A source/drain material may be formed on the thin silicon germanium material, wherein the dislocations induce a tensile strain in a channel region of the device.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/32 - Corps semi-conducteurs ayant des surfaces polies ou rugueuses les défectuosités étant à l'intérieur du corps semi-conducteur
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

5.

METHODS AND APPARATUSES TO FORM SELF-ALIGNED CAPS

      
Numéro d'application 17742792
Statut En instance
Date de dépôt 2022-05-12
Date de la première publication 2022-08-25
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Boyanov, Boyan
  • Singh, Kanwal Jit

Abrégé

At least one conductive line in a dielectric layer over a substrate is recessed to form a channel. The channel is self-aligned to the conductive line. The channel can be formed by etching the conductive line to a predetermined depth using a chemistry comprising an inhibitor to provide uniformity of etching independent of a crystallographic orientation. A capping layer to prevent electromigration is deposited on the recessed conductive line in the channel. The channel is configured to contain the capping layer within the width of the conductive line.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées

6.

Methods of forming dislocation enhanced strain in NMOS and PMOS structures

      
Numéro d'application 17723582
Numéro de brevet 11482618
Statut Délivré - en vigueur
Date de dépôt 2022-04-19
Date de la première publication 2022-07-28
Date d'octroi 2022-10-25
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Jackson, Michael
  • Murthy, Anand
  • Glass, Glenn
  • Morarka, Saurabh
  • Mohapatra, Chandra

Abrégé

Methods of forming a strained channel device utilizing dislocations disposed in source/drain structures are described. Those methods and structures may include forming a thin silicon germanium material in a source/drain opening of a device comprising silicon, wherein multiple dislocations are formed in the silicon germanium material. A source/drain material may be formed on the thin silicon germanium material, wherein the dislocations induce a tensile strain in a channel region of the device.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/32 - Corps semi-conducteurs ayant des surfaces polies ou rugueuses les défectuosités étant à l'intérieur du corps semi-conducteur
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

7.

Controlling operating voltage of a processor

      
Numéro d'application 17645202
Numéro de brevet 11507167
Statut Délivré - en vigueur
Date de dépôt 2021-12-20
Date de la première publication 2022-04-14
Date d'octroi 2022-11-22
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Wells, Ryan D.
  • Feit, Itai
  • Rajwan, Doron
  • Shulman, Nadav
  • Offen, Zeev
  • Sodhi, Inder M.

Abrégé

In an embodiment, a processor includes a core domain with a plurality of cores and a power controller having a first logic to receive a first request to increase an operating voltage of a first core of the core domain to a second voltage, to instruct a voltage regulator to increase the operating voltage to an interim voltage, and to thereafter instruct the voltage regulator to increase the operating voltage to the second voltage. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/28 - Surveillance, p. ex. détection des pannes d'alimentation par franchissement de seuils
  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/0815 - Protocoles de cohérence de mémoire cache
  • G06F 12/0897 - Mémoires cache caractérisées par leur organisation ou leur structure avec plusieurs niveaux de hiérarchie de mémoire cache

8.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 17643742
Numéro de brevet 11476344
Statut Délivré - en vigueur
Date de dépôt 2021-12-10
Date de la première publication 2022-03-31
Date d'octroi 2022-10-18
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 21/76 - Réalisation de régions isolantes entre les composants
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

9.

Method of fabricating CMOS FinFETs by selectively etching a strained SiGe layer

      
Numéro d'application 17453088
Numéro de brevet 11581406
Statut Délivré - en vigueur
Date de dépôt 2021-11-01
Date de la première publication 2022-02-24
Date d'octroi 2023-02-14
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Cea, Stephen M.
  • Kotlyar, Roza
  • Kennel, Harold W.
  • Murthy, Anand S.
  • Glass, Glenn A.
  • Kuhn, Kelin J.
  • Ghani, Tahir

Abrégé

Techniques and methods related to strained NMOS and PMOS devices without relaxed substrates, systems incorporating such semiconductor devices, and methods therefor may include a semiconductor device that may have both n-type and p-type semiconductor bodies. Both types of semiconductor bodies may be formed from an initially strained semiconductor material such as silicon germanium. A silicon cladding layer may then be provided at least over or on the n-type semiconductor body. In one example, a lower portion of the semiconductor bodies is formed by a Si extension of the wafer or substrate. By one approach, an upper portion of the semiconductor bodies, formed of the strained SiGe, may be formed by blanket depositing the strained SiGe layer on the Si wafer, and then etching through the SiGe layer and into the Si wafer to form the semiconductor bodies or fins with the lower and upper portions.

Classes IPC  ?

  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/04 - Corps semi-conducteurs caractérisés par leur structure cristalline, p.ex. polycristalline, cubique ou à orientation particulière des plans cristallins

10.

Methods of forming dislocation enhanced strain in NMOS and PMOS structures

      
Numéro d'application 17499605
Numéro de brevet 11411110
Statut Délivré - en vigueur
Date de dépôt 2021-10-12
Date de la première publication 2022-02-24
Date d'octroi 2022-08-09
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jackson, Michael
  • Murthy, Anand
  • Glass, Glenn
  • Morarka, Saurabh
  • Mohapatra, Chandra

Abrégé

Methods of forming a strained channel device utilizing dislocations disposed in source/drain structures are described. Those methods and structures may include forming a thin silicon germanium material in a source/drain opening of a device comprising silicon, wherein multiple dislocations are formed in the silicon germanium material. A source/drain material may be formed on the thin silicon germanium material, wherein the dislocations induce a tensile strain in a channel region of the device.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/32 - Corps semi-conducteurs ayant des surfaces polies ou rugueuses les défectuosités étant à l'intérieur du corps semi-conducteur
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

11.

Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus

      
Numéro d'application 17402927
Numéro de brevet 12111711
Statut Délivré - en vigueur
Date de dépôt 2021-08-16
Date de la première publication 2021-12-02
Date d'octroi 2024-10-08
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/20 - Moyens de refroidissement
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/3234 - Économie d’énergie caractérisée par l'action entreprise
  • G06F 1/3287 - Économie d’énergie caractérisée par l'action entreprise par la mise hors tension d’une unité fonctionnelle individuelle dans un ordinateur
  • G06F 1/329 - Économie d’énergie caractérisée par l'action entreprise par planification de tâches
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]

12.

Column IV transistors for PMOS integration

      
Numéro d'application 17025077
Numéro de brevet 11508813
Statut Délivré - en vigueur
Date de dépôt 2020-09-18
Date de la première publication 2021-01-07
Date d'octroi 2022-11-22
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.

Abrégé

Techniques are disclosed for forming column IV transistor devices having source/drain regions with high concentrations of germanium, and exhibiting reduced parasitic resistance relative to conventional devices. In some example embodiments, the source/drain regions each includes a thin p-type silicon or germanium or SiGe deposition with the remainder of the source/drain material deposition being p-type germanium or a germanium alloy (e.g., germanium:tin or other suitable strain inducer, and having a germanium content of at least 80 atomic % and 20 atomic % or less other components). In some cases, evidence of strain relaxation may be observed in the germanium rich cap layer, including misfit dislocations and/or threading dislocations and/or twins. Numerous transistor configurations can be used, including both planar and non-planar transistor structures (e.g., FinFETs and nanowire transistors), as well as strained and unstrained channel structures.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/3215 - Dopage des couches
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT

13.

Self-aligned gate edge and local interconnect

      
Numéro d'application 17000729
Numéro de brevet 11563081
Statut Délivré - en vigueur
Date de dépôt 2020-08-24
Date de la première publication 2020-12-10
Date d'octroi 2023-01-24
Propriétaire Daedalus Prime LLC (USA)
Inventeur(s)
  • Webb, Milton Clair
  • Bohr, Mark
  • Ghani, Tahir
  • Liao, Szuya S.

Abrégé

Self-aligned gate edge and local interconnect structures and methods of fabricating self-aligned gate edge and local interconnect structures are described. In an example, a semiconductor structure includes a semiconductor fin disposed above a substrate and having a length in a first direction. A gate structure is disposed over the semiconductor fin, the gate structure having a first end opposite a second end in a second direction, orthogonal to the first direction. A pair of gate edge isolation structures is centered with the semiconductor fin. A first of the pair of gate edge isolation structures is disposed directly adjacent to the first end of the gate structure, and a second of the pair of gate edge isolation structures is disposed directly adjacent to the second end of the gate structure.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/8234 - Technologie MIS

14.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 16881541
Numéro de brevet 11251281
Statut Délivré - en vigueur
Date de dépôt 2020-05-22
Date de la première publication 2020-09-10
Date d'octroi 2022-02-15
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

15.

Transistors with high concentration of germanium

      
Numéro d'application 16707490
Numéro de brevet 11387320
Statut Délivré - en vigueur
Date de dépôt 2019-12-09
Date de la première publication 2020-05-07
Date d'octroi 2022-07-12
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Murthy, Anand S.
  • Glass, Glenn A.
  • Ghani, Tahir
  • Pillarisetty, Ravi
  • Mukherjee, Niloy
  • Kavalieros, Jack T.
  • Kotlyar, Roza
  • Rachmady, Willy
  • Liu, Mark Y.

Abrégé

−3. A buffer providing graded germanium and/or boron concentrations can be used to better interface disparate layers. The concentration of boron doped in the germanium at the epi-metal interface effectively lowers parasitic resistance without degrading tip abruptness. The techniques can be embodied, for instance, in planar or non-planar transistor devices.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/3215 - Dopage des couches
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT

16.

Selective germanium P-contact metalization through trench

      
Numéro d'application 16722855
Numéro de brevet 10879353
Statut Délivré - en vigueur
Date de dépôt 2019-12-20
Date de la première publication 2020-04-23
Date d'octroi 2020-12-29
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/3215 - Dopage des couches
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT

17.

Visualizing or interacting with a quantum processor

      
Numéro d'application 16155489
Numéro de brevet 10592626
Statut Délivré - en vigueur
Date de dépôt 2018-10-09
Date de la première publication 2020-03-17
Date d'octroi 2020-03-17
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Pednault, Edwin Peter Dawson
  • Wisnieff, Robert L.
  • Seo, Hyun Kyu

Abrégé

Techniques and a system for visualization or interaction with a quantum processor are provided. In one example, a system includes a quantum programming component and a visualization component. The quantum programming component manages a quantum programming process to generate topology data for a quantum processor that is indicative of a physical topology of a set of qubits associated with the quantum processor. The visualization component generates visualization data for the topology data that comprises a set of planar slice elements arranged to correspond to the physical topology of the set of qubits. The set of planar slice elements indicate one or more operations performed at a time step associated with the quantum programming process.

Classes IPC  ?

  • G06F 17/50 - Conception assistée par ordinateur
  • G06F 15/80 - Architectures de calculateurs universels à programmes enregistrés comprenant un ensemble d'unités de traitement à commande commune, p. ex. plusieurs processeurs de données à instruction unique
  • G06N 10/00 - Informatique quantique, c.-à-d. traitement de l’information fondé sur des phénomènes de mécanique quantique

18.

Methods and apparatuses to form self-aligned caps

      
Numéro d'application 16559086
Numéro de brevet 10727183
Statut Délivré - en vigueur
Date de dépôt 2019-09-03
Date de la première publication 2019-12-26
Date d'octroi 2020-07-28
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Boyanov, Boyan
  • Singh, Kanwal Jit

Abrégé

At least one conductive line in a dielectric layer over a substrate is recessed to form a channel. The channel is self-aligned to the conductive line. The channel can be formed by etching the conductive line to a predetermined depth using a chemistry comprising an inhibitor to provide uniformity of etching independent of a crystallographic orientation. A capping layer to prevent electromigration is deposited on the recessed conductive line in the channel. The channel is configured to contain the capping layer within the width of the conductive line.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées

19.

Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus

      
Numéro d'application 16421647
Numéro de brevet 11106262
Statut Délivré - en vigueur
Date de dépôt 2019-05-24
Date de la première publication 2019-11-21
Date d'octroi 2021-08-31
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/20 - Moyens de refroidissement
  • G06F 1/3287 - Économie d’énergie caractérisée par l'action entreprise par la mise hors tension d’une unité fonctionnelle individuelle dans un ordinateur
  • G06F 1/329 - Économie d’énergie caractérisée par l'action entreprise par planification de tâches
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G06F 1/3234 - Économie d’énergie caractérisée par l'action entreprise

20.

Controlling operating voltage of a processor

      
Numéro d'application 16527150
Numéro de brevet 11175712
Statut Délivré - en vigueur
Date de dépôt 2019-07-31
Date de la première publication 2019-11-21
Date d'octroi 2021-11-16
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Wells, Ryan D.
  • Feit, Itai
  • Rajwan, Doron
  • Shulman, Nadav
  • Offen, Zeev
  • Sodhi, Inder M.

Abrégé

In an embodiment, a processor includes a core domain with a plurality of cores and a power controller having a first logic to receive a first request to increase an operating voltage of a first core of the core domain to a second voltage, to instruct a voltage regulator to increase the operating voltage to an interim voltage, and to thereafter instruct the voltage regulator to increase the operating voltage to the second voltage. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/28 - Surveillance, p. ex. détection des pannes d'alimentation par franchissement de seuils
  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement

21.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 16416445
Numéro de brevet 10700178
Statut Délivré - en vigueur
Date de dépôt 2019-05-20
Date de la première publication 2019-11-07
Date d'octroi 2020-06-30
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

22.

Methods of forming dislocation enhanced strain in NMOS structures

      
Numéro d'application 16509421
Numéro de brevet 11107920
Statut Délivré - en vigueur
Date de dépôt 2019-07-11
Date de la première publication 2019-10-31
Date d'octroi 2021-08-31
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jackson, Michael
  • Murthy, Anand
  • Glass, Glenn
  • Morarka, Saurabh
  • Mohapatra, Chandra

Abrégé

Methods of forming a strained channel device utilizing dislocations disposed in source/drain structures are described. Those methods and structures may include forming a thin silicon germanium material in a source/drain opening of a device comprising silicon, wherein multiple dislocations are formed in the silicon germanium material. A source/drain material may be formed on the thin silicon germanium material, wherein the dislocations induce a tensile strain in a channel region of the device.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/32 - Corps semi-conducteurs ayant des surfaces polies ou rugueuses les défectuosités étant à l'intérieur du corps semi-conducteur
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

23.

Self-aligned gate edge and local interconnect

      
Numéro d'application 16398995
Numéro de brevet 10790354
Statut Délivré - en vigueur
Date de dépôt 2019-04-30
Date de la première publication 2019-10-24
Date d'octroi 2020-09-29
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Webb, Milton Clair
  • Bohr, Mark
  • Ghani, Tahir
  • Liao, Szuya S.

Abrégé

Self-aligned gate edge and local interconnect structures and methods of fabricating self-aligned gate edge and local interconnect structures are described. In an example, a semiconductor structure includes a semiconductor fin disposed above a substrate and having a length in a first direction. A gate structure is disposed over the semiconductor fin, the gate structure having a first end opposite a second end in a second direction, orthogonal to the first direction. A pair of gate edge isolation structures is centered with the semiconductor fin. A first of the pair of gate edge isolation structures is disposed directly adjacent to the first end of the gate structure, and a second of the pair of gate edge isolation structures is disposed directly adjacent to the second end of the gate structure.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/8234 - Technologie MIS

24.

Selective germanium P-contact metalization through trench

      
Numéro d'application 16402739
Numéro de brevet 10553680
Statut Délivré - en vigueur
Date de dépôt 2019-05-03
Date de la première publication 2019-08-22
Date d'octroi 2020-02-04
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/3215 - Dopage des couches
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter

25.

CMOS implementation of germanium and III-V nanowires and nanoribbons in gate-all-around architecture

      
Numéro d'application 16372272
Numéro de brevet 10784170
Statut Délivré - en vigueur
Date de dépôt 2019-04-01
Date de la première publication 2019-07-25
Date d'octroi 2020-09-22
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Radosavljevic, Marko
  • Pillarisetty, Ravi
  • Dewey, Gilbert
  • Mukherjee, Niloy
  • Kavalieros, Jack
  • Rachmady, Willy
  • Le, Van
  • Chu-Kung, Benjamin
  • Metz, Matthew
  • Chau, Robert

Abrégé

Architectures and techniques for co-integration of heterogeneous materials, such as group III-V semiconductor materials and group IV semiconductors (e.g., Ge) on a same substrate (e.g. silicon). In embodiments, multi-layer heterogeneous semiconductor material stacks having alternating nanowire and sacrificial layers are employed to release nanowires and permit formation of a coaxial gate structure that completely surrounds a channel region of the nanowire transistor. In embodiments, individual PMOS and NMOS channel semiconductor materials are co-integrated with a starting substrate having a blanket layers of alternating Ge/III-V layers. In embodiments, vertical integration of a plurality of stacked nanowires within an individual PMOS and individual NMOS device enable significant drive current for a given layout area.

Classes IPC  ?

  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 21/8258 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une combinaison de technologies couvertes par les groupes , , ou
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/205 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV comprenant plusieurs composés dans différentes régions semi-conductrices

26.

Enabling a non-core domain to control memory bandwidth in a processor

      
Numéro d'application 16249103
Numéro de brevet 10705588
Statut Délivré - en vigueur
Date de dépôt 2019-01-16
Date de la première publication 2019-07-11
Date d'octroi 2020-07-07
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Sodhi, Inder M.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Wells, Ryan

Abrégé

In one embodiment, the present invention includes a processor having multiple domains including at least a core domain and a non-core domain that is transparent to an operating system (OS). The non-core domain can be controlled by a driver. In turn, the processor further includes a memory interconnect to interconnect the core domain and the non-core domain to a memory coupled to the processor. Still further, a power controller, which may be within the processor, can control a frequency of the memory interconnect based on memory boundedness of a workload being executed on the non-core domain. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/3293 - Économie d’énergie caractérisée par l'action entreprise par transfert vers un processeur plus économe en énergie, p. ex. vers un sous-processeur
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]
  • G06F 13/42 - Protocole de transfert pour bus, p. ex. liaisonSynchronisation
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement
  • G06F 13/40 - Structure du bus

27.

High mobility strained channels for fin-based NMOS transistors

      
Numéro d'application 16214946
Numéro de brevet 10854752
Statut Délivré - en vigueur
Date de dépôt 2018-12-10
Date de la première publication 2019-04-18
Date d'octroi 2020-12-01
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Cea, Stephen M.
  • Kotlyar, Roza
  • Kennel, Harold W.
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Rachmady, Willy
  • Ghani, Tahir

Abrégé

Techniques are disclosed for incorporating high mobility strained channels into fin-based NMOS transistors (e.g., FinFETs such as double-gate, trigate, etc), wherein a stress material is cladded onto the channel area of the fin. In one example embodiment, a germanium or silicon germanium film is cladded onto silicon fins in order to provide a desired tensile strain in the core of the fin, although other fin and cladding materials can be used. The techniques are compatible with typical process flows, and cladding deposition can occur at a plurality of locations within typical process flow. In various embodiments, fins may be formed with a minimum width (or later thinned) so as to improve transistor performance. In some embodiments, a thinned fin also increases tensile strain across the core of a cladded fin. In some cases, strain in the core may be further enhanced by adding an embedded silicon epitaxial source and drain.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/04 - Corps semi-conducteurs caractérisés par leur structure cristalline, p.ex. polycristalline, cubique ou à orientation particulière des plans cristallins
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

28.

Techniques for integration of Ge-rich p-MOS source/drain

      
Numéro d'application 16199445
Numéro de brevet 10541334
Statut Délivré - en vigueur
Date de dépôt 2018-11-26
Date de la première publication 2019-04-11
Date d'octroi 2020-01-21
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir
  • Pang, Ying
  • Mistkawi, Nabil G.

Abrégé

−3.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en
  • H01L 21/762 - Régions diélectriques
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

29.

Asymmetric performance multicore architecture with same instruction set architecture

      
Numéro d'application 16103798
Numéro de brevet 10740281
Statut Délivré - en vigueur
Date de dépôt 2018-08-14
Date de la première publication 2019-03-07
Date d'octroi 2020-08-11
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • George, Varghese
  • Jahagirdar, Sanjeev S.
  • Marr, Deborah T.

Abrégé

A method is described that entails operating enabled cores of a multi-core processor such that both cores support respective software routines with a same instruction set, a first core being higher performance and consuming more power than a second core under a same set of applied supply voltage and operating frequency.

Classes IPC  ?

  • G06F 15/80 - Architectures de calculateurs universels à programmes enregistrés comprenant un ensemble d'unités de traitement à commande commune, p. ex. plusieurs processeurs de données à instruction unique
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/3293 - Économie d’énergie caractérisée par l'action entreprise par transfert vers un processeur plus économe en énergie, p. ex. vers un sous-processeur
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement
  • G06F 13/40 - Structure du bus

30.

Transistor devices having source/drain structure configured with high germanium content portion

      
Numéro d'application 16037728
Numéro de brevet 10811496
Statut Délivré - en vigueur
Date de dépôt 2018-07-17
Date de la première publication 2018-11-29
Date d'octroi 2020-10-20
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.

Abrégé

Techniques are disclosed for forming column IV transistor devices having source/drain regions with high concentrations of germanium, and exhibiting reduced parasitic resistance relative to conventional devices. In some example embodiments, the source/drain regions each includes a thin p-type silicon or germanium or SiGe deposition with the remainder of the source/drain material deposition being p-type germanium or a germanium alloy (e.g., germanium:tin or other suitable strain inducer, and having a germanium content of at least 80 atomic % and 20 atomic % or less other components). In some cases, evidence of strain relaxation may be observed in the germanium rich cap layer, including misfit dislocations and/or threading dislocations and/or twins. Numerous transistor configurations can be used, including both planar and non-planar transistor structures (e.g., FinFETs and nanowire transistors), as well as strained and unstrained channel structures.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/3215 - Dopage des couches
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT

31.

Controlling operating voltage of a processor

      
Numéro d'application 15966397
Numéro de brevet 10394300
Statut Délivré - en vigueur
Date de dépôt 2018-04-30
Date de la première publication 2018-11-01
Date d'octroi 2019-08-27
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Wells, Ryan D.
  • Feit, Itai
  • Rajwan, Doron
  • Shulman, Nadav
  • Offen, Zeev
  • Sodhi, Inder M.

Abrégé

In an embodiment, a processor includes a core domain with a plurality of cores and a power controller having a first logic to receive a first request to increase an operating voltage of a first core of the core domain to a second voltage, to instruct a voltage regulator to increase the operating voltage to an interim voltage, and to thereafter instruct the voltage regulator to increase the operating voltage to the second voltage. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/28 - Surveillance, p. ex. détection des pannes d'alimentation par franchissement de seuils
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet

32.

Radio based location power profiles

      
Numéro d'application 16005312
Numéro de brevet 10952020
Statut Délivré - en vigueur
Date de dépôt 2018-06-11
Date de la première publication 2018-10-18
Date d'octroi 2021-03-16
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Traynor, Kevin
  • Gray, Mark D.

Abrégé

Methods and systems of managing radio based power may include a mobile platform having a plurality of radios and logic to detect changes in location for the mobile platform. The logic may also deactivate at least one of the plurality of radios in response to the changes in location. The changes in location may be detected based on location information obtained from one or more active radios in the plurality of radios and connection losses with respect to active radios in the plurality of radios.

Classes IPC  ?

  • H04W 4/02 - Services utilisant des informations de localisation
  • H04W 4/029 - Services de gestion ou de suivi basés sur la localisation
  • H04W 52/02 - Dispositions d'économie de puissance
  • H04W 8/22 - Traitement ou transfert des données du terminal, p. ex. statut ou capacités physiques
  • H04W 64/00 - Localisation d'utilisateurs ou de terminaux pour la gestion du réseau, p. ex. gestion de la mobilité
  • H04W 8/18 - Traitement de données utilisateur ou abonné, p. ex. services faisant l'objet d'un abonnement, préférences utilisateur ou profils utilisateurTransfert de données utilisateur ou abonné
  • H04W 88/06 - Dispositifs terminaux adapté au fonctionnement dans des réseaux multiples, p. ex. terminaux multi-mode
  • H04W 84/12 - Réseaux locaux sans fil [WLAN Wireless Local Area Network]
  • H04W 88/08 - Dispositifs formant point d'accès

33.

Processors having virtually clustered cores and cache slices

      
Numéro d'application 15947831
Numéro de brevet 10725920
Statut Délivré - en vigueur
Date de dépôt 2018-04-08
Date de la première publication 2018-08-09
Date d'octroi 2020-07-28
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Hum, Herbert H.
  • Ganesh, Brinda
  • Vash, James R.
  • Kumar, Ganesh
  • Puthiyedath, Leena K.
  • Erlanger, Scott J.
  • Dehaemer, Eric J.
  • Moga, Adrian C.
  • Sebot, Michelle M.
  • Carlson, Richard L.
  • Bubien, David
  • Delano, Eric

Abrégé

A processor of an aspect includes a plurality of logical processors each having one or more corresponding lower level caches. A shared higher level cache is shared by the plurality of logical processors. The shared higher level cache includes a distributed cache slice for each of the logical processors. The processor includes logic to direct an access that misses in one or more lower level caches of a corresponding logical processor to a subset of the distributed cache slices in a virtual cluster that corresponds to the logical processor. Other processors, methods, and systems are also disclosed.

Classes IPC  ?

  • G06F 12/00 - Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
  • G06F 12/0831 - Protocoles de cohérence de mémoire cache à l’aide d’un schéma de bus, p. ex. avec moyen de contrôle ou de surveillance
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/084 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec mémoire cache partagée

34.

Processors having virtually clustered cores and cache slices

      
Numéro d'application 15947829
Numéro de brevet 10725919
Statut Délivré - en vigueur
Date de dépôt 2018-04-08
Date de la première publication 2018-08-09
Date d'octroi 2020-07-28
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Hum, Herbert H.
  • Ganesh, Brinda
  • Vash, James R.
  • Kumar, Ganesh
  • Puthiyedath, Leena K.
  • Erlanger, Scott J.
  • Dehaemer, Eric J.
  • Moga, Adrian C.
  • Sebot, Michelle M.
  • Carlson, Richard L.
  • Bubien, David
  • Delano, Eric

Abrégé

A processor of an aspect includes a plurality of logical processors each having one or more corresponding lower level caches. A shared higher level cache is shared by the plurality of logical processors. The shared higher level cache includes a distributed cache slice for each of the logical processors. The processor includes logic to direct an access that misses in one or more lower level caches of a corresponding logical processor to a subset of the distributed cache slices in a virtual cluster that corresponds to the logical processor. Other processors, methods, and systems are also disclosed.

Classes IPC  ?

  • G06F 12/0831 - Protocoles de cohérence de mémoire cache à l’aide d’un schéma de bus, p. ex. avec moyen de contrôle ou de surveillance
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/084 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec mémoire cache partagée

35.

Processors having virtually clustered cores and cache slices

      
Numéro d'application 15947830
Numéro de brevet 10705960
Statut Délivré - en vigueur
Date de dépôt 2018-04-08
Date de la première publication 2018-08-09
Date d'octroi 2020-07-07
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Hum, Herbert H.
  • Ganesh, Brinda
  • Vash, James R.
  • Kumar, Ganesh
  • Puthiyedath, Leena K.
  • Erlanger, Scott J.
  • Dehaemer, Eric J.
  • Moga, Adrian C.
  • Sebot, Michelle M.
  • Carlson, Richard L.
  • Bubien, David
  • Delano, Eric

Abrégé

A processor of an aspect includes a plurality of logical processors each having one or more corresponding lower level caches. A shared higher level cache is shared by the plurality of logical processors. The shared higher level cache includes a distributed cache slice for each of the logical processors. The processor includes logic to direct an access that misses in one or more lower level caches of a corresponding logical processor to a subset of the distributed cache slices in a virtual cluster that corresponds to the logical processor. Other processors, methods, and systems are also disclosed.

Classes IPC  ?

  • G06F 12/00 - Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
  • G06F 12/0831 - Protocoles de cohérence de mémoire cache à l’aide d’un schéma de bus, p. ex. avec moyen de contrôle ou de surveillance
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/084 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec mémoire cache partagée

36.

Techniques for integration of Ge-rich p-MOS source/drain

      
Numéro d'application 15860292
Numéro de brevet 10147817
Statut Délivré - en vigueur
Date de dépôt 2018-01-02
Date de la première publication 2018-05-24
Date d'octroi 2018-12-04
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir
  • Pang, Ying
  • Mistkawi, Nabil G.

Abrégé

−3.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/762 - Régions diélectriques
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en

37.

AVD hardmask for damascene patterning

      
Numéro d'application 15723083
Numéro de brevet 10593626
Statut Délivré - en vigueur
Date de dépôt 2017-10-02
Date de la première publication 2018-05-03
Date d'octroi 2020-03-17
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Brain, Ruth A.
  • Fischer, Kevin J.
  • Childs, Michael A.

Abrégé

A method including forming a dielectric layer on a contact point of an integrated circuit structure; forming a hardmask including a dielectric material on a surface of the dielectric layer; and forming at least one via in the dielectric layer to the contact point using the hardmask as a pattern. An apparatus including a circuit substrate including at least one active layer including a contact point; a dielectric layer on the at least one active layer; a hardmask including a dielectric material having a least one opening therein for an interconnect material; and an interconnect material in the at least one opening of the hardmask and through the dielectric layer to the contact point.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/311 - Gravure des couches isolantes

38.

Self-aligned gate edge and local interconnect and method to fabricate same

      
Numéro d'application 15789315
Numéro de brevet 10319812
Statut Délivré - en vigueur
Date de dépôt 2017-10-20
Date de la première publication 2018-02-15
Date d'octroi 2019-06-11
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Webb, Milton Clair
  • Bohr, Mark
  • Ghani, Tahir
  • Liao, Szuya S.

Abrégé

Self-aligned gate edge and local interconnect structures and methods of fabricating self-aligned gate edge and local interconnect structures are described. In an example, a semiconductor structure includes a semiconductor fin disposed above a substrate and having a length in a first direction. A gate structure is disposed over the semiconductor fin, the gate structure having a first end opposite a second end in a second direction, orthogonal to the first direction. A pair of gate edge isolation structures is centered with the semiconductor fin. A first of the pair of gate edge isolation structures is disposed directly adjacent to the first end of the gate structure, and a second of the pair of gate edge isolation structures is disposed directly adjacent to the second end of the gate structure.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

39.

Selective germanium p-contact metalization through trench

      
Numéro d'application 15640966
Numéro de brevet 10304927
Statut Délivré - en vigueur
Date de dépôt 2017-07-03
Date de la première publication 2017-12-28
Date d'octroi 2019-05-28
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 21/3215 - Dopage des couches
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter

40.

Method, apparatus, and system for energy efficiency and energy conservation including power and performance balancing between multiple processing elements and/or a communication bus

      
Numéro d'application 15611876
Numéro de brevet 10317976
Statut Délivré - en vigueur
Date de dépôt 2017-06-02
Date de la première publication 2017-12-21
Date d'octroi 2019-06-11
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/20 - Moyens de refroidissement
  • G06F 1/3287 - Économie d’énergie caractérisée par l'action entreprise par la mise hors tension d’une unité fonctionnelle individuelle dans un ordinateur
  • G06F 1/329 - Économie d’énergie caractérisée par l'action entreprise par planification de tâches
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G06F 1/3234 - Économie d’énergie caractérisée par l'action entreprise

41.

Secure on-line sign-up and provisioning for Wi-Fi hotspots using a device-management protocol

      
Numéro d'application 15431149
Numéro de brevet 10341328
Statut Délivré - en vigueur
Date de dépôt 2017-02-13
Date de la première publication 2017-10-05
Date d'octroi 2019-07-02
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Gupta, Vivek
  • Canpolat, Necati

Abrégé

Embodiments of a mobile device and method for secure on-line sign-up and provisioning of credentials for Wi-Fi hotspots are generally described herein. In some embodiments, the mobile device may be configured to establish a transport-layer security (TLS) session with a sign-up server through a Wi-Fi Hotspot to receive a certificate of the sign-up server. When the certificate is validated, the mobile device may be configured to exchange device management messages with the sign-up server to sign-up for a Wi-Fi subscription and provisioning of credentials, and retrieve a subscription management object (MO) that includes a reference to the provisioned credentials for storage in a device management tree. The credentials are transferred/provisioned securely to the mobile device. In some embodiments, an OMA-DM protocol may be used. The provisioned credentials may include certificates in the case of certificate-based credentials, machine-generated credentials such as username/password credentials, or SIM-type credentials.

Classes IPC  ?

  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04W 12/06 - Authentification
  • H04L 29/08 - Procédure de commande de la transmission, p.ex. procédure de commande du niveau de la liaison
  • H04L 12/24 - Dispositions pour la maintenance ou la gestion
  • H04W 4/50 - Fourniture de services ou reconfiguration de services
  • H04W 84/12 - Réseaux locaux sans fil [WLAN Wireless Local Area Network]
  • H04W 76/12 - Établissement de tunnels de transport

42.

CMOS implementation of germanium and III-V nanowires and nanoribbons in gate-all-around architecture

      
Numéro d'application 15498280
Numéro de brevet 10319646
Statut Délivré - en vigueur
Date de dépôt 2017-04-26
Date de la première publication 2017-08-10
Date d'octroi 2019-06-11
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Radosavljevic, Marko
  • Pillarisetty, Ravi
  • Dewey, Gilbert
  • Mukherjee, Niloy
  • Kavalieros, Jack
  • Rachmady, Willy
  • Le, Van
  • Chu-Kung, Benjamin
  • Metz, Matthew
  • Chau, Robert

Abrégé

Architectures and techniques for co-integration of heterogeneous materials, such as group III-V semiconductor materials and group IV semiconductors (e.g., Ge) on a same substrate (e.g. silicon). In embodiments, multi-layer heterogeneous semiconductor material stacks having alternating nanowire and sacrificial layers are employed to release nanowires and permit formation of a coaxial gate structure that completely surrounds a channel region of the nanowire transistor. In embodiments, individual PMOS and NMOS channel semiconductor materials are co-integrated with a starting substrate having a blanket layers of alternating Ge/III-V layers. In embodiments, vertical integration of a plurality of stacked nanowires within an individual PMOS and individual NMOS device enable significant drive current for a given layout area.

Classes IPC  ?

  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/205 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV comprenant plusieurs composés dans différentes régions semi-conductrices
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 29/786 - Transistors à couche mince
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 21/8258 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une combinaison de technologies couvertes par les groupes , , ou

43.

Methods and apparatuses to form self-aligned caps

      
Numéro d'application 15477506
Numéro de brevet 10446493
Statut Délivré - en vigueur
Date de dépôt 2017-04-03
Date de la première publication 2017-07-20
Date d'octroi 2019-10-15
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Boyanov, Boyan
  • Singh, Kanwal Jit

Abrégé

At least one conductive line in a dielectric layer over a substrate is recessed to form a channel. The channel is self-aligned to the conductive line. The channel can be formed by etching the conductive line to a predetermined depth using a chemistry comprising an inhibitor to provide uniformity of etching independent of a crystallographic orientation. A capping layer to prevent electromigration is deposited on the recessed conductive line in the channel. The channel is configured to contain the capping layer within the width of the conductive line.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées

44.

Asymmetric performance multicore architecture with same instruction set architecture

      
Numéro d'application 15431527
Numéro de brevet 10049080
Statut Délivré - en vigueur
Date de dépôt 2017-02-13
Date de la première publication 2017-06-01
Date d'octroi 2018-08-14
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • George, Varghese
  • Jahagirdar, Sanjeev S.
  • Marr, Deborah T.

Abrégé

A method is described that entails operating enabled cores of a multi-core processor such that both cores support respective software routines with a same instruction set, a first core being higher performance and consuming more power than a second core under a same set of applied supply voltage and operating frequency.

Classes IPC  ?

  • G06F 15/80 - Architectures de calculateurs universels à programmes enregistrés comprenant un ensemble d'unités de traitement à commande commune, p. ex. plusieurs processeurs de données à instruction unique
  • G06F 13/40 - Structure du bus
  • G06F 1/32 - Moyens destinés à économiser de l'énergie

45.

Enabling a non-core domain to control memory bandwidth in a processor

      
Numéro d'application 15381241
Numéro de brevet 10248181
Statut Délivré - en vigueur
Date de dépôt 2016-12-16
Date de la première publication 2017-04-06
Date d'octroi 2019-04-02
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Sodhi, Inder M.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Wells, Ryan

Abrégé

In one embodiment, the present invention includes a processor having multiple domains including at least a core domain and a non-core domain that is transparent to an operating system (OS). The non-core domain can be controlled by a driver. In turn, the processor further includes a memory interconnect to interconnect the core domain and the non-core domain to a memory coupled to the processor. Still further, a power controller, which may be within the processor, can control a frequency of the memory interconnect based on memory boundedness of a workload being executed on the non-core domain. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/324 - Économie d’énergie caractérisée par l'action entreprise par réduction de la fréquence d’horloge
  • G06F 1/3293 - Économie d’énergie caractérisée par l'action entreprise par transfert vers un processeur plus économe en énergie, p. ex. vers un sous-processeur
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]
  • G06F 13/42 - Protocole de transfert pour bus, p. ex. liaisonSynchronisation
  • G06F 1/3296 - Économie d’énergie caractérisée par l'action entreprise par diminution de la tension d’alimentation ou de la tension de fonctionnement
  • G06F 13/40 - Structure du bus

46.

User level control of power management policies

      
Numéro d'application 15367330
Numéro de brevet 10372197
Statut Délivré - en vigueur
Date de dépôt 2016-12-02
Date de la première publication 2017-03-23
Date d'octroi 2019-08-06
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Sistla, Krishnakanth V.
  • Shrall, Jeremy
  • Gunther, Stephen H.
  • Rotem, Efraim
  • Naveh, Alon
  • Weissmann, Eliezer
  • Aggarwal, Anil
  • Rowland, Martin T.
  • Varma, Ankush
  • Steiner, Ian M.
  • Bace, Matthew
  • Ananthakrishnan, Avinash N.
  • Brandt, Jason

Abrégé

In one embodiment, the present invention includes a processor having a core and a power controller to control power management features of the processor. The power controller can receive an energy performance bias (EPB) value from the core and access a power-performance tuning table based on the value. Using information from the table, at least one setting of a power management feature can be updated. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/3234 - Économie d’énergie caractérisée par l'action entreprise
  • G06F 1/3203 - Gestion de l’alimentation, c.-à-d. passage en mode d’économie d’énergie amorcé par événements
  • G06F 1/3206 - Surveillance d’événements, de dispositifs ou de paramètres initiant un changement de mode d’alimentation
  • G06F 1/32 - Moyens destinés à économiser de l'énergie

47.

Assisted coherent shared memory

      
Numéro d'application 15176185
Numéro de brevet 10229024
Statut Délivré - en vigueur
Date de dépôt 2016-06-08
Date de la première publication 2017-02-23
Date d'octroi 2019-03-12
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Das Sharma, Debendra
  • Kumar, Mohan J.
  • Fleischer, Balint

Abrégé

An apparatus for coherent shared memory across multiple clusters is described herein. The apparatus includes a fabric memory controller and one or more nodes. The fabric memory controller manages access to a shared memory region of each node such that each shared memory region is accessible using load store semantics, even in response to failure of the node. The apparatus also includes a global memory, wherein each shared memory region is mapped to the global memory by the fabric memory controller.

Classes IPC  ?

  • G06F 11/00 - Détection d'erreursCorrection d'erreursContrôle de fonctionnement
  • G06F 11/20 - Détection ou correction d'erreur dans une donnée par redondance dans le matériel en utilisant un masquage actif du défaut, p. ex. en déconnectant les éléments défaillants ou en insérant des éléments de rechange
  • G06F 11/10 - Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p. ex. en utilisant des codes de contrôle en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p. ex. contrôle de parité, exclusion des 9 ou des 11
  • G06F 12/08 - Adressage ou affectationRéadressage dans des systèmes de mémoires hiérarchiques, p. ex. des systèmes de mémoire virtuelle
  • G06F 15/16 - Associations de plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p. ex. pour le traitement simultané de plusieurs programmes
  • G06F 12/0837 - Protocoles de cohérence de mémoire cache avec commande par logiciel, p. ex. données ne pouvant pas être mises en mémoire cache
  • G06F 12/0831 - Protocoles de cohérence de mémoire cache à l’aide d’un schéma de bus, p. ex. avec moyen de contrôle ou de surveillance

48.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 15339308
Numéro de brevet 10297670
Statut Délivré - en vigueur
Date de dépôt 2016-10-31
Date de la première publication 2017-02-16
Date d'octroi 2019-05-21
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/76 - Réalisation de régions isolantes entre les composants
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

49.

AVD hardmask for damascene patterning

      
Numéro d'application 15332199
Numéro de brevet 09780038
Statut Délivré - en vigueur
Date de dépôt 2016-10-24
Date de la première publication 2017-02-09
Date d'octroi 2017-10-03
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Brain, Ruth A.
  • Fischer, Kevin J.
  • Childs, Michael A.

Abrégé

A method including forming a dielectric layer on a contact point of an integrated circuit structure; forming a hardmask including a dielectric material on a surface of the dielectric layer; and forming at least one via in the dielectric layer to the contact point using the hardmask as a pattern. An apparatus including a circuit substrate including at least one active layer including a contact point; a dielectric layer on the at least one active layer; a hardmask including a dielectric material having a least one opening therein for an interconnect material; and an interconnect material in the at least one opening of the hardmask and through the dielectric layer to the contact point.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 21/311 - Gravure des couches isolantes

50.

Techniques for integration of Ge-rich p-MOS source/drain contacts

      
Numéro d'application 15116453
Numéro de brevet 09859424
Statut Délivré - en vigueur
Date de dépôt 2014-03-21
Date de la première publication 2017-01-12
Date d'octroi 2018-01-02
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir
  • Pang, Ying
  • Mistkawi, Nabil G.

Abrégé

−3.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/762 - Régions diélectriques
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince

51.

Column IV transistors for PMOS integration

      
Numéro d'application 15255902
Numéro de brevet 10090383
Statut Délivré - en vigueur
Date de dépôt 2016-09-02
Date de la première publication 2016-12-22
Date d'octroi 2018-10-02
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.

Abrégé

Techniques are disclosed for forming column IV transistor devices having source/drain regions with high concentrations of germanium, and exhibiting reduced parasitic resistance relative to conventional devices. In some example embodiments, the source/drain regions each includes a thin p-type silicon or germanium or SiGe deposition with the remainder of the source/drain material deposition being p-type germanium or a germanium alloy (e.g., germanium:tin or other suitable strain inducer, and having a germanium content of at least 80 atomic % and 20 atomic % or less other components). In some cases, evidence of strain relaxation may be observed in the germanium rich cap layer, including misfit dislocations and/or threading dislocations and/or twins. Numerous transistor configurations can be used, including both planar and non-planar transistor structures (e.g., FinFETs and nanowire transistors), as well as strained and unstrained channel structures.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

52.

High mobility strained channels for fin-based NMOS transistors

      
Numéro d'application 15117590
Numéro de brevet 10153372
Statut Délivré - en vigueur
Date de dépôt 2014-03-27
Date de la première publication 2016-12-01
Date d'octroi 2018-12-11
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Cea, Stephen M.
  • Kotlyar, Roza
  • Kennel, Harold W.
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Rachmady, Willy
  • Ghani, Tahir

Abrégé

Techniques are disclosed for incorporating high mobility strained channels into fin-based NMOS transistors (e.g., FinFETs such as double-gate, trigate, etc), wherein a stress material is cladded onto the channel area of the fin. In one example embodiment, a germanium or silicon germanium film is cladded onto silicon fins in order to provide a desired tensile strain in the core of the fin, although other fin and cladding materials can be used. The techniques are compatible with typical process flows, and cladding deposition can occur at a plurality of locations within typical process flow. In various embodiments, fins may be formed with a minimum width (or later thinned) so as to improve transistor performance. In some embodiments, a thinned fin also increases tensile strain across the core of a cladded fin. In some cases, strain in the core may be further enhanced by adding an embedded silicon epitaxial source and drain.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/04 - Corps semi-conducteurs caractérisés par leur structure cristalline, p.ex. polycristalline, cubique ou à orientation particulière des plans cristallins
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

53.

Mechanism to prevent load in 3GPP network due to MTC device triggers

      
Numéro d'application 14968644
Numéro de brevet 09820080
Statut Délivré - en vigueur
Date de dépôt 2015-12-14
Date de la première publication 2016-11-17
Date d'octroi 2017-11-14
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jain, Puneet
  • Kedalagudde, Meghashree Dattatri
  • Venkatachalam, Muthaiah

Abrégé

Embodiments of methods and apparatus to manage MTC device trigger load in a wireless network are described herein. Other embodiments may be described and claimed.

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 88/16 - Dispositions de passerelles
  • H04W 48/06 - Restriction d'accès effectuée dans des conditions spécifiques sur la base des conditions de trafic

54.

Radio based location power profiles

      
Numéro d'application 15218460
Numéro de brevet 10097954
Statut Délivré - en vigueur
Date de dépôt 2016-07-25
Date de la première publication 2016-11-17
Date d'octroi 2018-10-09
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Traynor, Kevin
  • Gray, Mark D.

Abrégé

Methods and systems of managing radio based power may include a mobile platform having a plurality of radios and logic to detect changes in location for the mobile platform. The logic may also deactivate at least one of the plurality of radios in response to the changes in location. The changes in location may be detected based on location information obtained from one or more active radios in the plurality of radios and connection losses with respect to active radios in the plurality of radios.

Classes IPC  ?

  • H04W 24/00 - Dispositions de supervision, de contrôle ou de test
  • H04W 4/02 - Services utilisant des informations de localisation
  • H04W 52/02 - Dispositions d'économie de puissance
  • H04W 8/22 - Traitement ou transfert des données du terminal, p. ex. statut ou capacités physiques
  • H04W 64/00 - Localisation d'utilisateurs ou de terminaux pour la gestion du réseau, p. ex. gestion de la mobilité
  • H04W 8/18 - Traitement de données utilisateur ou abonné, p. ex. services faisant l'objet d'un abonnement, préférences utilisateur ou profils utilisateurTransfert de données utilisateur ou abonné
  • H04W 88/06 - Dispositifs terminaux adapté au fonctionnement dans des réseaux multiples, p. ex. terminaux multi-mode
  • H04W 84/12 - Réseaux locaux sans fil [WLAN Wireless Local Area Network]
  • H04W 88/08 - Dispositifs formant point d'accès

55.

Selective germanium P-contact metalization through trench

      
Numéro d'application 15162551
Numéro de brevet 09722023
Statut Délivré - en vigueur
Date de dépôt 2016-05-23
Date de la première publication 2016-11-03
Date d'octroi 2017-08-01
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 31/00 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

56.

Enabling a non-core domain to control memory bandwidth in a processor

      
Numéro d'application 15138505
Numéro de brevet 10037067
Statut Délivré - en vigueur
Date de dépôt 2016-04-26
Date de la première publication 2016-10-27
Date d'octroi 2018-07-31
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Sodhi, Inder M.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Wells, Ryan

Abrégé

In one embodiment, the present invention includes a processor having multiple domains including at least a core domain and a non-core domain that is transparent to an operating system (OS). The non-core domain can be controlled by a driver. In turn, the processor further includes a memory interconnect to interconnect the core domain and the non-core domain to a memory coupled to the processor. Still further, a power controller, which may be within the processor, can control a frequency of the memory interconnect based on memory boundedness of a workload being executed on the non-core domain. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]
  • G06F 13/42 - Protocole de transfert pour bus, p. ex. liaisonSynchronisation
  • G06F 13/40 - Structure du bus

57.

Controlling operating voltage of a processor

      
Numéro d'application 15157553
Numéro de brevet 09996135
Statut Délivré - en vigueur
Date de dépôt 2016-05-18
Date de la première publication 2016-09-08
Date d'octroi 2018-06-12
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Wells, Ryan D.
  • Feit, Itai
  • Rajwan, Doron
  • Shulman, Nadav
  • Offen, Zeev
  • Sodhi, Inder M.

Abrégé

In an embodiment, a processor includes a core domain with a plurality of cores and a power controller having a first logic to receive a first request to increase an operating voltage of a first core of the core domain to a second voltage, to instruct a voltage regulator to increase the operating voltage to an interim voltage, and to thereafter instruct the voltage regulator to increase the operating voltage to the second voltage. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/28 - Surveillance, p. ex. détection des pannes d'alimentation par franchissement de seuils
  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet

58.

CMOS FinFET device having strained SiGe fins and a strained Si cladding layer on the NMOS channel

      
Numéro d'application 15024348
Numéro de brevet 10109711
Statut Délivré - en vigueur
Date de dépôt 2013-12-16
Date de la première publication 2016-08-18
Date d'octroi 2018-10-23
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Cea, Stephen M
  • Kotlyar, Roza
  • Kennel, Harold W
  • Murthy, Anand S
  • Glass, Glenn A
  • Kuhn, Kelin J
  • Ghani, Tahir

Abrégé

Techniques and methods related to strained NMOS and PMOS devices without relaxed substrates, systems incorporating such semiconductor devices, and methods therefor may include a semiconductor device that may have both n-type and p-type semiconductor bodies. Both types of semiconductor bodies may be formed from an initially strained semiconductor material such as silicon germanium. A silicon cladding layer may then be provided at least over or on the n-type semiconductor body. In one example, a lower portion of the semiconductor bodies is formed by a Si extension of the wafer or substrate. By one approach, an upper portion of the semiconductor bodies, formed of the strained SiGe, may be formed by blanket depositing the strained SiGe layer on the Si wafer, and then etching through the SiGe layer and into the Si wafer to form the semiconductor bodies or fins with the lower and upper portions.

Classes IPC  ?

  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/161 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en
  • H01L 29/04 - Corps semi-conducteurs caractérisés par leur structure cristalline, p.ex. polycristalline, cubique ou à orientation particulière des plans cristallins
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/778 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à deux dimensions, p.ex. transistors à effet de champ à haute mobilité électronique HEMT
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

59.

Self-aligned gate edge and local interconnect and method to fabricate same

      
Numéro d'application 15024750
Numéro de brevet 09831306
Statut Délivré - en vigueur
Date de dépôt 2013-12-19
Date de la première publication 2016-08-11
Date d'octroi 2017-11-28
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Webb, Milton Clair
  • Bohr, Mark
  • Ghani, Tahir
  • Liao, Szuya S.

Abrégé

Self-aligned gate edge and local interconnect structures and methods of fabricating self-aligned gate edge and local interconnect structures are described. In an example, a semiconductor structure includes a semiconductor fin disposed above a substrate and having a length in a first direction. A gate structure is disposed over the semiconductor fin, the gate structure having a first end opposite a second end in a second direction, orthogonal to the first direction. A pair of gate edge isolation structures is centered with the semiconductor fin. A first of the pair of gate edge isolation structures is disposed directly adjacent to the first end of the gate structure, and a second of the pair of gate edge isolation structures is disposed directly adjacent to the second end of the gate structure.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter

60.

Methods of forming dislocation enhanced strain in NMOS structures

      
Numéro d'application 14912594
Numéro de brevet 10396201
Statut Délivré - en vigueur
Date de dépôt 2013-09-26
Date de la première publication 2016-07-14
Date d'octroi 2019-08-27
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jackson, Michael
  • Murthy, Anand
  • Glass, Glenn
  • Morarka, Saurabh
  • Mohapatra, Chandra

Abrégé

Methods of forming a strained channel device utilizing dislocations disposed in source/drain structures are described. Those methods and structures may include forming a thin silicon germanium material in a source/drain opening of a device comprising silicon, wherein multiple dislocations are formed in the silicon germanium material. A source/drain material may be formed on the thin silicon germanium material, wherein the dislocations induce a tensile strain in a channel region of the device.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/32 - Corps semi-conducteurs ayant des surfaces polies ou rugueuses les défectuosités étant à l'intérieur du corps semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

61.

Capping dielectric structures for transistor gates

      
Numéro d'application 14925741
Numéro de brevet 09490347
Statut Délivré - en vigueur
Date de dépôt 2015-10-28
Date de la première publication 2016-02-18
Date d'octroi 2016-11-08
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Rosenbaum, Aaron W.
  • Mei, Din-How
  • Pradhan, Sameer S.

Abrégé

The present description relates to the field of fabricating microelectronic transistors, including non-planar transistors, for microelectronic devices. Embodiments of the present description relate to the formation a recessed gate electrode capped by a substantially void-free dielectric capping dielectric structure which may be formed with a high density plasma process.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

62.

User level control of power management policies

      
Numéro d'application 14855553
Numéro de brevet 09535487
Statut Délivré - en vigueur
Date de dépôt 2015-09-16
Date de la première publication 2016-01-07
Date d'octroi 2017-01-03
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Sistla, Krishnakanth V.
  • Shrall, Jeremy
  • Gunther, Stephen H.
  • Rotem, Efraim
  • Naveh, Alon
  • Weissmann, Eliezer
  • Aggarwal, Anil
  • Rowland, Martin T.
  • Varma, Ankush
  • Steiner, Ian M.
  • Bace, Matthew
  • Ananthakrishnan, Avinash N.
  • Brandt, Jason

Abrégé

In one embodiment, the present invention includes a processor having a core and a power controller to control power management features of the processor. The power controller can receive an energy performance bias (EPB) value from the core and access a power-performance tuning table based on the value. Using information from the table, at least one setting of a power management feature can be updated. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie

63.

Selective germanium P-contact metalization through trench

      
Numéro d'application 14807285
Numéro de brevet 09349810
Statut Délivré - en vigueur
Date de dépôt 2015-07-23
Date de la première publication 2015-11-19
Date d'octroi 2016-05-24
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 31/00 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

64.

CMOS implementation of germanium and III-V nanowires and nanoribbons in gate-all-around architecture

      
Numéro d'application 14798380
Numéro de brevet 09666492
Statut Délivré - en vigueur
Date de dépôt 2015-07-13
Date de la première publication 2015-11-12
Date d'octroi 2017-05-30
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Radosavljevic, Marko
  • Pillarisetty, Ravi
  • Dewey, Gilbert
  • Mukherjee, Niloy
  • Kavalieros, Jack
  • Rachmady, Willy
  • Le, Van
  • Chu-Kung, Benjamin
  • Metz, Matthew
  • Chau, Robert

Abrégé

Architectures and techniques for co-integration of heterogeneous materials, such as group III-V semiconductor materials and group IV semiconductors (e.g., Ge) on a same substrate (e.g. silicon). In embodiments, multi-layer heterogeneous semiconductor material stacks having alternating nanowire and sacrificial layers are employed to release nanowires and permit formation of a coaxial gate structure that completely surrounds a channel region of the nanowire transistor. In embodiments, individual PMOS and NMOS channel semiconductor materials are co-integrated with a starting substrate having a blanket layers of alternating Ge/III-V layers. In embodiments, vertical integration of a plurality of stacked nanowires within an individual PMOS and individual NMOS device enable significant drive current for a given layout area.

Classes IPC  ?

  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 21/8258 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant un semi-conducteur, en utilisant une combinaison de technologies couvertes par les groupes , , ou
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

65.

Methods and apparatuses to form self-aligned caps

      
Numéro d'application 14675613
Numéro de brevet 09627321
Statut Délivré - en vigueur
Date de dépôt 2015-03-31
Date de la première publication 2015-09-24
Date d'octroi 2017-04-18
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Boyanov, Boyan
  • Singh, Kanwal Jit

Abrégé

At least one conductive line in a dielectric layer over a substrate is recessed to form a channel. The channel is self-aligned to the conductive line. The channel can be formed by etching the conductive line to a predetermined depth using a chemistry comprising an inhibitor to provide uniformity of etching independent of a crystallographic orientation. A capping layer to prevent electromigration is deposited on the recessed conductive line in the channel. The channel is configured to contain the capping layer within the width of the conductive line.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/528 - Configuration de la structure d'interconnexion

66.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 14673143
Numéro de brevet 09484432
Statut Délivré - en vigueur
Date de dépôt 2015-03-30
Date de la première publication 2015-07-23
Date d'octroi 2016-11-01
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices

67.

Assisted coherent shared memory

      
Numéro d'application 14142726
Numéro de brevet 09372752
Statut Délivré - en vigueur
Date de dépôt 2013-12-27
Date de la première publication 2015-07-02
Date d'octroi 2016-06-21
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Das Sharma, Debendra
  • Kumar, Mohan J.
  • Fleischer, Balint

Abrégé

An apparatus for coherent shared memory across multiple clusters is described herein. The apparatus includes a fabric memory controller and one or more nodes. The fabric memory controller manages access to a shared memory region of each node such that each shared memory region is accessible using load store semantics, even in response to failure of the node. The apparatus also includes a global memory, wherein each shared memory region is mapped to the global memory by the fabric memory controller.

Classes IPC  ?

  • G06F 11/00 - Détection d'erreursCorrection d'erreursContrôle de fonctionnement
  • G06F 11/10 - Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p. ex. en utilisant des codes de contrôle en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p. ex. contrôle de parité, exclusion des 9 ou des 11
  • G06F 11/20 - Détection ou correction d'erreur dans une donnée par redondance dans le matériel en utilisant un masquage actif du défaut, p. ex. en déconnectant les éléments défaillants ou en insérant des éléments de rechange
  • G06F 12/08 - Adressage ou affectationRéadressage dans des systèmes de mémoires hiérarchiques, p. ex. des systèmes de mémoire virtuelle
  • G06F 15/16 - Associations de plusieurs calculateurs numériques comportant chacun au moins une unité arithmétique, une unité programme et un registre, p. ex. pour le traitement simultané de plusieurs programmes

68.

Load balancing and merging of tessellation thread workloads

      
Numéro d'application 14625528
Numéro de brevet 09607353
Statut Délivré - en vigueur
Date de dépôt 2015-02-18
Date de la première publication 2015-06-11
Date d'octroi 2017-03-28
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Li, Yunjiu
  • Green, Michael

Abrégé

In one embodiment described herein, a graphics engine with shader unit thread load balancing functionality executes shader instructions from multiple execution threads in a smaller number of execution threads by combining instructions from multiple threads at runtime. In one embodiment, multiple shader unit threads containing less than a minimum number of instructions are combined to minimize the discrepancy between the shortest and longest thread. In one embodiment, threads are merged when they contain a common output register.

Classes IPC  ?

  • G06T 1/20 - Architectures de processeursConfiguration de processeurs p. ex. configuration en pipeline
  • G06T 17/20 - Description filaire, p. ex. polygonalisation ou tessellation
  • G06T 15/80 - Ombrage

69.

Providing common caching agent for core and integrated input/output (IO) module

      
Numéro d'application 14609620
Numéro de brevet 09575895
Statut Délivré - en vigueur
Date de dépôt 2015-01-30
Date de la première publication 2015-05-21
Date d'octroi 2017-02-21
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Liu, Yen-Cheng
  • Blankenship, Robert G.
  • Santhanakrishnan, Geeyarpuram N.
  • Srinivasa, Ganapati N.
  • Creta, Kenneth C.
  • Muthrasanallur, Sridhar
  • Fahim, Bahaa

Abrégé

In one embodiment, the present invention includes a multicore processor having a plurality of cores, a shared cache memory, an integrated input/output (IIO) module to interface between the multicore processor and at least one IO device coupled to the multicore processor, and a caching agent to perform cache coherency operations for the plurality of cores and the IIO module. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 12/08 - Adressage ou affectationRéadressage dans des systèmes de mémoires hiérarchiques, p. ex. des systèmes de mémoire virtuelle

70.

Radio based location power profiles

      
Numéro d'application 14583277
Numéro de brevet 09432840
Statut Délivré - en vigueur
Date de dépôt 2014-12-26
Date de la première publication 2015-04-23
Date d'octroi 2016-08-30
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Traynor, Kevin
  • Gray, Mark D.

Abrégé

Methods and systems of managing radio based power may include a mobile platform having a plurality of radios and logic to detect changes in location for the mobile platform. The logic may also deactivate at least one of the plurality of radios in response to the changes in location. The changes in location may be detected based on location information obtained from one or more active radios in the plurality of radios and connection losses with respect to active radios in the plurality of radios.

Classes IPC  ?

  • H04W 24/00 - Dispositions de supervision, de contrôle ou de test
  • H04W 8/22 - Traitement ou transfert des données du terminal, p. ex. statut ou capacités physiques
  • H04W 52/02 - Dispositions d'économie de puissance
  • H04W 64/00 - Localisation d'utilisateurs ou de terminaux pour la gestion du réseau, p. ex. gestion de la mobilité
  • H04W 88/06 - Dispositifs terminaux adapté au fonctionnement dans des réseaux multiples, p. ex. terminaux multi-mode
  • H04W 4/02 - Services utilisant des informations de localisation

71.

Transistors with high concentration of boron doped germanium

      
Numéro d'application 14535387
Numéro de brevet 09627384
Statut Délivré - en vigueur
Date de dépôt 2014-11-07
Date de la première publication 2015-03-05
Date d'octroi 2017-04-18
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Murthy, Anand S.
  • Glass, Glenn A.
  • Ghani, Tahir
  • Pillarisetty, Ravi
  • Mukherjee, Niloy
  • Kavalieros, Jack T.
  • Kotlyar, Roza
  • Rachmady, Willy
  • Liu, Mark Y.

Abrégé

−3. A buffer providing graded germanium and/or boron concentrations can be used to better interface disparate layers. The concentration of boron doped in the germanium at the epi-metal interface effectively lowers parasitic resistance without degrading tip abruptness. The techniques can be embodied, for instance, in planar or non-planar transistor devices.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés

72.

Device to device (D2D) communication mechanisms

      
Numéro d'application 13997228
Numéro de brevet 09877139
Statut Délivré - en vigueur
Date de dépôt 2012-05-17
Date de la première publication 2015-02-05
Date d'octroi 2018-01-23
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Venkatachalam, Muthaiah
  • Jain, Puneet

Abrégé

Technology for enabling device-to-device (D2D) communication in a wireless network is disclosed. One method comprises receiving a traffic flow optimization message at a first transmission node in the wireless network from a detection function (DF) module. A D2D setup message can be transmitted from the first transmission node to establish a D2D link, wherein the D2D link bypasses a serving gateway for the wireless network and provides communication between a first wireless device and a second wireless device.

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 88/16 - Dispositions de passerelles
  • H04W 48/06 - Restriction d'accès effectuée dans des conditions spécifiques sur la base des conditions de trafic

73.

Method and device for secure communications over a network using a hardware security engine

      
Numéro d'application 13997412
Numéro de brevet 09887838
Statut Délivré - en vigueur
Date de dépôt 2011-12-15
Date de la première publication 2015-02-05
Date d'octroi 2018-02-06
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Khosravi, Hormuzd M.
  • Epp, Edward C.
  • Kabir, Farhana

Abrégé

A method, device, and system for establishing a secure communication session with a server includes initiating a request for a secure communication session, such as a Secure Sockets Layer (SLL) communication session with a server using a nonce value generated in a security engine of a system-on-a-chip (SOC) of a client device. Additionally, a cryptographic key exchange is performed between the client and the server to generate a symmetric session key, which is stored in a secure storage of the security engine. The cryptographic key exchange may be, for example, a Rivest-Shamir-Adleman (RSA) key exchange or a Diffie-Hellman key exchange. Private keys and other data generated during the cryptographic key exchange may be generated and/or stored in the security engine.

Classes IPC  ?

  • H04L 9/08 - Répartition de clés
  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole

74.

Mechanism to prevent load in 3GPP network due to MTC device triggers

      
Numéro d'application 14485080
Numéro de brevet 09215552
Statut Délivré - en vigueur
Date de dépôt 2014-09-12
Date de la première publication 2015-01-29
Date d'octroi 2015-12-15
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jain, Puneet
  • Kedalagudde, Meghashree Dattatri
  • Venkatachalam, Muthaiah

Abrégé

Embodiments of methods and apparatus to manage MTC device trigger load in a wireless network are described herein. Other embodiments may be described and claimed.

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 88/16 - Dispositions de passerelles

75.

Multi-rat carrier aggregation for integrated WWAN-WLAN operation

      
Numéro d'application 14473233
Numéro de brevet 09510133
Statut Délivré - en vigueur
Date de dépôt 2014-08-29
Date de la première publication 2014-12-18
Date d'octroi 2016-11-29
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Gupta, Vivek
  • Etemad, Kamran

Abrégé

Systems and methods for Multi-Radio Access Technology (RAT) Carrier Aggregation (MRCA) wireless wide area network (WWAN) assisted wireless local area network (WLAN) flow mapping and flow routing are disclosed. One system comprises a dynamic flow mapping module that is configured to form a flow-mapping table to dynamically map service flows between the WWAN radio and the WLAN radio in the wireless device. A flow routing module is configured to route data packets to one of the WWAN radio and the WLAN radio in the wireless device based on the flow-mapping table to transmit and receive the data packets via the wireless device.

Classes IPC  ?

  • H04L 12/801 - Commande de flux ou commande de congestion
  • H04L 12/851 - Actions liées au type de trafic, p.ex. qualité de service ou priorité
  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04L 12/64 - Systèmes de commutation hybrides
  • H04L 12/947 - Procédés d’adressage dans un dispositif, p.ex. utilisant des identifiants ou étiquettes internes pour routage dans un commutateur
  • H04L 12/935 - Interfaces de commutation, p.ex. détails de port
  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 88/16 - Dispositions de passerelles

76.

Enabling a non-core domain to control memory bandwidth in a processor

      
Numéro d'application 14451807
Numéro de brevet 09354692
Statut Délivré - en vigueur
Date de dépôt 2014-08-05
Date de la première publication 2014-11-20
Date d'octroi 2016-05-31
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Sodhi, Inder M.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Wells, Ryan

Abrégé

In one embodiment, the present invention includes a processor having multiple domains including at least a core domain and a non-core domain that is transparent to an operating system (OS). The non-core domain can be controlled by a driver. In turn, the processor further includes a memory interconnect to interconnect the core domain and the non-core domain to a memory coupled to the processor. Still further, a power controller, which may be within the processor, can control a frequency of the memory interconnect based on memory boundedness of a workload being executed on the non-core domain. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]

77.

Processors having virtually clustered cores and cache slices

      
Numéro d'application 13729579
Numéro de brevet 10073779
Statut Délivré - en vigueur
Date de dépôt 2012-12-28
Date de la première publication 2014-07-03
Date d'octroi 2018-09-11
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Hum, Herbert H.
  • Ganesh, Brinda
  • Vash, James R.
  • Kumar, Ganesh
  • Puthiyedath, Leena K.
  • Erlanger, Scott J.
  • Dehaemer, Eric J.
  • Moga, Adrian C.
  • Sebot, Michelle M.
  • Carlson, Richard L.
  • Bubien, David
  • Delano, Eric

Abrégé

A processor of an aspect includes a plurality of logical processors each having one or more corresponding lower level caches. A shared higher level cache is shared by the plurality of logical processors. The shared higher level cache includes a distributed cache slice for each of the logical processors. The processor includes logic to direct an access that misses in one or more lower level caches of a corresponding logical processor to a subset of the distributed cache slices in a virtual cluster that corresponds to the logical processor. Other processors, methods, and systems are also disclosed.

Classes IPC  ?

  • G06F 12/00 - Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires
  • G06F 12/0831 - Protocoles de cohérence de mémoire cache à l’aide d’un schéma de bus, p. ex. avec moyen de contrôle ou de surveillance
  • G06F 12/0811 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec hiérarchies de mémoires cache multi-niveaux
  • G06F 12/084 - Systèmes de mémoire cache multi-utilisateurs, multiprocesseurs ou multitraitement avec mémoire cache partagée

78.

Cobalt based interconnects and methods of fabrication thereof

      
Numéro d'application 13730184
Numéro de brevet 09514983
Statut Délivré - en vigueur
Date de dépôt 2012-12-28
Date de la première publication 2014-07-03
Date d'octroi 2016-12-06
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jezewski, Christopher J.
  • Clarke, James S.
  • Indukuri, Tejaswi K.
  • Gstrein, Florian
  • Zierath, Daniel J.

Abrégé

A metal interconnect comprising cobalt and method of forming a metal interconnect comprising cobalt are described. In an embodiment, a metal interconnect comprising cobalt includes a dielectric layer disposed on a substrate, an opening formed in the dielectric layer such that the substrate is exposed. The embodiment further includes a seed layer disposed over the substrate and a fill material comprising cobalt formed within the opening and on a surface of the seed layer.

Classes IPC  ?

  • H01L 23/52 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux

79.

Dynamically allocating a power budget over multiple domains of a processor

      
Numéro d'application 14143939
Numéro de brevet 09081557
Statut Délivré - en vigueur
Date de dépôt 2013-12-30
Date de la première publication 2014-04-24
Date d'octroi 2015-07-14
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Shulman, Nadav

Abrégé

In one embodiment, the present invention includes a method for determining a power budget for a multi-domain processor for a current time interval, determining a portion of the power budget to be allocated to first and second domains of the processor, and controlling a frequency of the domains based on the allocated portions. Such determinations and allocations can be dynamically performed during runtime of the processor. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]
  • G06F 1/32 - Moyens destinés à économiser de l'énergie

80.

Load balancing and merging of tessellation thread workloads

      
Numéro d'application 13631865
Numéro de brevet 08982124
Statut Délivré - en vigueur
Date de dépôt 2012-09-29
Date de la première publication 2014-04-03
Date d'octroi 2015-03-17
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Li, Yunjiu
  • Green, Michael

Abrégé

In one embodiment described herein, a graphics engine with shader unit thread load balancing functionality executes shader instructions from multiple execution threads in a smaller number of execution threads by combining instructions from multiple threads at runtime. In one embodiment, multiple shader unit threads containing less than a minimum number of instructions are combined to minimize the discrepancy between the shortest and longest thread. In one embodiment, threads are merged when they contain a common output register.

Classes IPC  ?

  • G06T 15/50 - Effets de lumière
  • G06T 17/20 - Description filaire, p. ex. polygonalisation ou tessellation

81.

AVD hardmask for damascene patterning

      
Numéro d'application 13995133
Numéro de brevet 09502281
Statut Délivré - en vigueur
Date de dépôt 2011-12-29
Date de la première publication 2013-12-05
Date d'octroi 2016-11-22
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Brain, Ruth A.
  • Fischer, Kevin J.
  • Childs, Michael A.

Abrégé

A method including forming a dielectric layer on a contact point of an integrated circuit structure; forming a hardmask including a dielectric material on a surface of the dielectric layer; and forming at least one via in the dielectric layer to the contact point using the hardmask as a pattern. An apparatus including a circuit substrate including at least one active layer including a contact point; a dielectric layer on the at least one active layer; a hardmask including a dielectric material having at least one opening therein for an interconnect material; and an interconnect material in the at least one opening of the hardmask and through the dielectric layer to the contact point.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/311 - Gravure des couches isolantes

82.

CMOS implementation of germanium and III-V nanowires and nanoribbons in gate-all-around architecture

      
Numéro d'application 13976411
Numéro de brevet 09123567
Statut Délivré - en vigueur
Date de dépôt 2011-12-19
Date de la première publication 2013-10-17
Date d'octroi 2015-09-01
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Radosavljevic, Marko
  • Pillarisetty, Ravi
  • Dewey, Gilbert
  • Mukherjee, Niloy
  • Kavalieros, Jack
  • Rachmady, Willy
  • Le, Van
  • Chu-Kung, Benjamin
  • Metz, Matthew
  • Chau, Robert

Abrégé

Architectures and techniques for co-integration of heterogeneous materials, such as group III-V semiconductor materials and group IV semiconductors (e.g., Ge) on a same substrate (e.g. silicon). In embodiments, multi-layer heterogeneous semiconductor material stacks having alternating nanowire and sacrificial layers are employed to release nanowires and permit formation of a coaxial gate structure that completely surrounds a channel region of the nanowire transistor. In embodiments, individual PMOS and NMOS channel semiconductor materials are co-integrated with a starting substrate having a blanket layers of alternating Ge/III-V layers. In embodiments, vertical integration of a plurality of stacked nanowires within an individual PMOS and individual NMOS device enable significant drive current for a given layout area.

Classes IPC  ?

  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/775 - Transistors à effet de champ avec un canal à gaz de porteurs de charge à une dimension, p.ex. FET à fil quantique
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant
  • B82Y 10/00 - Nanotechnologie pour le traitement, le stockage ou la transmission d’informations, p. ex. calcul quantique ou logique à un électron
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

83.

Column IV transistors for PMOS integration

      
Numéro d'application 13990249
Numéro de brevet 09437691
Statut Délivré - en vigueur
Date de dépôt 2011-12-20
Date de la première publication 2013-10-10
Date d'octroi 2016-09-06
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.

Abrégé

Techniques are disclosed for forming column IV transistor devices having source/drain regions with high concentrations of germanium, and exhibiting reduced parasitic resistance relative to conventional devices. In some example embodiments, the source/drain regions each include a thin p-type silicon or germanium or SiGe deposition with the remainder of the source/drain material deposition being p-type germanium or a germanium alloy (e.g., germanium:tin or other suitable strain inducer, and having a germanium content of at least 80 atomic % and 20 atomic % or less other components). In some cases, evidence of strain relaxation may be observed in the germanium rich cap layer, including misfit dislocations and/or threading dislocations and/or twins. Numerous transistor configurations can be used, including both planar and non-planar transistor structures (e.g., FinFETs and nanowire transistors), as well as strained and unstrained channel structures.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

84.

Methods and apparatuses to form self-aligned caps

      
Numéro d'application 13991899
Numéro de brevet 09373584
Statut Délivré - en vigueur
Date de dépôt 2011-11-04
Date de la première publication 2013-10-03
Date d'octroi 2016-06-21
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Boyanov, Boyan
  • Singh, Kanwal Jit

Abrégé

At least one conductive line in a dielectric layer over a substrate is recessed to form a channel. The channel is self-aligned to the conductive line. The channel can be formed by etching the conductive line to a predetermined depth using a chemistry comprising an inhibitor to provide uniformity of etching independent of a crystallographic orientation. A capping layer to prevent electromigration is deposited on the recessed conductive line in the channel. The channel is configured to contain the capping layer within the width of the conductive line.

Classes IPC  ?

  • H01L 21/76 - Réalisation de régions isolantes entre les composants
  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/485 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes formées de couches conductrices inséparables du corps semi-conducteur sur lequel elles ont été déposées formées de structures en couches comprenant des couches conductrices et isolantes, p. ex. contacts planaires
  • H01L 23/528 - Configuration de la structure d'interconnexion

85.

Contact resistance reduction employing germanium overlayer pre-contact metalization

      
Numéro d'application 13990224
Numéro de brevet 08994104
Statut Délivré - en vigueur
Date de dépôt 2011-09-30
Date de la première publication 2013-09-26
Date d'octroi 2015-03-31
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/12 - Circuits de commutation de la tension de programmation
  • G11C 16/24 - Circuits de commande de lignes de bits
  • G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

86.

Capping dielectric structure for transistor gates

      
Numéro d'application 13992598
Numéro de brevet 09202699
Statut Délivré - en vigueur
Date de dépôt 2011-09-30
Date de la première publication 2013-09-26
Date d'octroi 2015-12-01
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Rosenbaum, Aaron W.
  • Mei, Din-How
  • Pradhan, Sameer S.

Abrégé

The present description relates to the field of fabricating microelectronic transistors, including non-planar transistors, for microelectronic devices. Embodiments of the present description relate to the formation a recessed gate electrode capped by a substantially void-free dielectric capping dielectric structure which may be formed with a high density plasma process.

Classes IPC  ?

  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

87.

Selective germanium P-contact metalization through trench

      
Numéro d'application 13990238
Numéro de brevet 09117791
Statut Délivré - en vigueur
Date de dépôt 2011-09-30
Date de la première publication 2013-09-19
Date d'octroi 2015-08-25
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Glass, Glenn A.
  • Murthy, Anand S.
  • Ghani, Tahir

Abrégé

Techniques are disclosed for forming transistor devices having reduced parasitic contact resistance relative to conventional devices. The techniques can be implemented, for example, using a standard contact stack such as a series of metals on, for example, silicon or silicon germanium (SiGe) source/drain regions. In accordance with one example such embodiment, an intermediate boron doped germanium layer is provided between the source/drain and contact metals to significantly reduce contact resistance. Numerous transistor configurations and suitable fabrication processes will be apparent in light of this disclosure, including both planar and non-planar transistor structures (e.g., FinFETs), as well as strained and unstrained channel structures. Graded buffering can be used to reduce misfit dislocation. The techniques are particularly well-suited for implementing p-type devices, but can be used for n-type devices if so desired.

Classes IPC  ?

  • H01L 31/00 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/36 - Corps semi-conducteurs caractérisés par la concentration ou la distribution des impuretés
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 29/165 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée comprenant plusieurs des éléments prévus en dans différentes régions semi-conductrices
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/167 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée caractérisés en outre par le matériau de dopage
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

88.

Dynamically allocating a power budget over multiple domains of a processor

      
Numéro d'application 13780066
Numéro de brevet 08775833
Statut Délivré - en vigueur
Date de dépôt 2013-02-28
Date de la première publication 2013-07-11
Date d'octroi 2014-07-08
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Shulman, Nadav

Abrégé

In one embodiment, the present invention includes a method for determining a power budget for a multi-domain processor for a current time interval, determining a portion of the power budget to be allocated to first and second domains of the processor, and controlling a frequency of the domains based on the allocated portions. Such determinations and allocations can be dynamically performed during runtime of the processor. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/00 - Détails non couverts par les groupes et
  • G06F 15/00 - Calculateurs numériques en généralÉquipement de traitement de données en général
  • G05D 3/12 - Commande de la position ou de la direction utilisant la contre-réaction

89.

User level control of power management policies

      
Numéro d'application 13782473
Numéro de brevet 09170624
Statut Délivré - en vigueur
Date de dépôt 2013-03-01
Date de la première publication 2013-07-11
Date d'octroi 2015-10-27
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Sistla, Krishnakanth V.
  • Shrall, Jeremy
  • Gunther, Stephen H.
  • Rotem, Efraim
  • Naveh, Alon
  • Weissmann, Eliezer
  • Aggarwal, Anil
  • Rowland, Martin T.
  • Varma, Ankush
  • Steiner, Ian M.
  • Bace, Matthew
  • Ananthakrishnan, Avinash N.
  • Brandt, Jason

Abrégé

In one embodiment, the present invention includes a processor having a core and a power controller to control power management features of the processor. The power controller can receive an energy performance bias (EPB) value from the core and access a power-performance tuning table based on the value. Using information from the table, at least one setting of a power management feature can be updated. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie

90.

Power budgeting between a processing core, a graphics core, and a bus on an integrated circuit when a limit is reached

      
Numéro d'application 13398641
Numéro de brevet 08898494
Statut Délivré - en vigueur
Date de dépôt 2012-02-16
Date de la première publication 2013-06-20
Date d'octroi 2014-11-25
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]

91.

Providing common caching agent for core and integrated input/output (IO) module

      
Numéro d'application 13324053
Numéro de brevet 08984228
Statut Délivré - en vigueur
Date de dépôt 2011-12-13
Date de la première publication 2013-06-13
Date d'octroi 2015-03-17
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Liu, Yen-Cheng
  • Blankenship, Robert G.
  • Santhanakrishnan, Geeyarpuram N.
  • Srinivasa, Ganapati N.
  • Creta, Kenneth C.
  • Muthrasanallur, Sridhar
  • Fahim, Bahaa

Abrégé

In one embodiment, the present invention includes a multicore processor having a plurality of cores, a shared cache memory, an integrated input/output (IIO) module to interface between the multicore processor and at least one IO device coupled to the multicore processor, and a caching agent to perform cache coherency operations for the plurality of cores and the IIO module. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 13/00 - Interconnexion ou transfert d'information ou d'autres signaux entre mémoires, dispositifs d'entrée/sortie ou unités de traitement
  • G06F 13/28 - Gestion de demandes d'interconnexion ou de transfert pour l'accès au bus d'entrée/sortie utilisant le transfert par rafale, p. ex. acces direct à la mémoire, vol de cycle
  • G06F 12/08 - Adressage ou affectationRéadressage dans des systèmes de mémoires hiérarchiques, p. ex. des systèmes de mémoire virtuelle

92.

Enabling a non-core domain to control memory bandwidth in a processor

      
Numéro d'application 13282896
Numéro de brevet 08832478
Statut Délivré - en vigueur
Date de dépôt 2011-10-27
Date de la première publication 2013-05-02
Date d'octroi 2014-09-09
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Sodhi, Inder M.
  • Rotem, Efraim
  • Rajwan, Doron
  • Wiessman, Eliezer
  • Wells, Ryan

Abrégé

In one embodiment, the present invention includes a processor having multiple domains including at least a core domain and a non-core domain that is transparent to an operating system (OS). The non-core domain can be controlled by a driver. In turn, the processor further includes a memory interconnect to interconnect the core domain and the non-core domain to a memory coupled to the processor. Still further, a power controller, which may be within the processor, can control a frequency of the memory interconnect based on memory boundedness of a workload being executed on the non-core domain. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/32 - Moyens destinés à économiser de l'énergie

93.

Small data transmission techniques in a wireless communication network

      
Numéro d'application 13535140
Numéro de brevet 09544709
Statut Délivré - en vigueur
Date de dépôt 2012-06-27
Date de la première publication 2013-04-04
Date d'octroi 2017-01-10
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jain, Puneet K.
  • Kedalagudde, Meghashree Dattatri
  • Venkatachalam, Muthaiah

Abrégé

Embodiments of the present disclosure describe techniques and configurations for transmitting small data payloads in a wireless communication network. An apparatus may include non-access stratum (NAS) circuitry configured to receive a trigger to send a data payload to a wireless communication network, the data payload having a size that is less than a preconfigured threshold, and generate a NAS message including the data payload and access stratum (AS) circuitry coupled with the NAS circuitry and configured to transmit the NAS message including the data payload to a node comprising a Mobility Management Entity (MME) or a Serving GPRS (General Packet Radio Service) Support Node (SGSN). Other embodiments may be described and/or claimed.

Classes IPC  ?

  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 88/16 - Dispositions de passerelles

94.

Multi-RAT carrier aggregation for integrated WWAN-WLAN operation

      
Numéro d'application 13537999
Numéro de brevet 08824298
Statut Délivré - en vigueur
Date de dépôt 2012-06-29
Date de la première publication 2013-04-04
Date d'octroi 2014-09-02
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Gupta, Vivek
  • Etemad, Kamran

Abrégé

Systems and methods for Multi-Radio Access Technology (RAT) Carrier Aggregation (MRCA) wireless wide area network (WWAN) assisted wireless local area network (WLAN) flow mapping and flow routing are disclosed. One system comprises a dynamic flow mapping module that is configured to form a flow-mapping table to dynamically map service flows between the WWAN radio and the WLAN radio in the wireless device. A flow routing module is configured to route data packets to one of the WWAN radio and the WLAN radio in the wireless device based on the flow-mapping table to transmit and receive the data packets via the wireless device.

Classes IPC  ?

  • H04L 12/56 - Systèmes de commutation par paquets

95.

Mechanism to prevent load in 3GPP network due to MTC device triggers

      
Numéro d'application 13617524
Numéro de brevet 08854960
Statut Délivré - en vigueur
Date de dépôt 2012-09-14
Date de la première publication 2013-04-04
Date d'octroi 2014-10-07
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Jain, Puneet
  • Kedalagudde, Meghashree Dattatri
  • Venkatachalam, Muthaiah

Abrégé

Embodiments of methods and apparatus to manage MTC device trigger load in a wireless network are described herein. Other embodiments may be described and claimed.

Classes IPC  ?

  • H04W 28/02 - Gestion du trafic, p. ex. régulation de flux ou d'encombrement
  • H04W 72/00 - Gestion des ressources locales
  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations

96.

Multi-RAT carrier aggregation for integrated WWAN-WLAN operation

      
Numéro d'application 13537989
Numéro de brevet 08817623
Statut Délivré - en vigueur
Date de dépôt 2012-06-29
Date de la première publication 2013-04-04
Date d'octroi 2014-08-26
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Gupta, Vivek
  • Etemad, Kamran

Abrégé

Systems and methods for Multi-Radio Access Technology (RAT) Carrier Aggregation (MRCA) wireless wide area network (WWAN) assisted wireless local area network (WLAN) discovery, association, and flow switching are disclosed. One system comprises a control signaling module in a wireless device that includes a WWAN radio integrated with a WLAN radio. The control signaling module is configured to communicate WWAN control signaling and WLAN control signaling via a WWAN radio connection of the wireless device. A dynamic flow mapping module is configured to form a flow-mapping table to dynamically map service flows between the WWAN radio and the WLAN radio in the wireless device. A flow routing module is configured to route data packets to one of the WWAN radio and the WLAN radio in the wireless device based on the flow-mapping table to transmit and receive the data packets via the wireless device.

Classes IPC  ?

  • H04L 12/56 - Systèmes de commutation par paquets

97.

Dynamically allocating a power budget over multiple domains of a processor

      
Numéro d'application 13225677
Numéro de brevet 08769316
Statut Délivré - en vigueur
Date de dépôt 2011-09-06
Date de la première publication 2013-03-07
Date d'octroi 2014-07-01
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Ananthakrishnan, Avinash N.
  • Rotem, Efraim
  • Rajwan, Doron
  • Weissmann, Eliezer
  • Shulman, Nadav

Abrégé

In one embodiment, the present invention includes a method for determining a power budget for a multi-domain processor for a current time interval, determining a portion of the power budget to be allocated to first and second domains of the processor, and controlling a frequency of the domains based on the allocated portions. Such determinations and allocations can be dynamically performed during runtime of the processor. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/00 - Détails non couverts par les groupes et
  • G06F 15/00 - Calculateurs numériques en généralÉquipement de traitement de données en général
  • G05D 3/12 - Commande de la position ou de la direction utilisant la contre-réaction

98.

Secure on-line sign-up and provisioning for Wi-Fi hotspots using a device management protocol

      
Numéro d'application 13188205
Numéro de brevet 09571482
Statut Délivré - en vigueur
Date de dépôt 2011-07-21
Date de la première publication 2013-01-24
Date d'octroi 2017-02-14
Propriétaire
  • DAEDALUS PRIME LLC (USA)
  • DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Gupta, Vivek
  • Canpolat, Necatl

Abrégé

Embodiments of a mobile device and method for secure on-line sign-up and provisioning of credentials for Wi-Fi hotspots are generally described herein. In some embodiments, the mobile device may be configured to establish a transport-layer security (TLS) session with a sign-up server through a Wi-Fi Hotspot to receive a certificate of the sign-up server. When the certificate is validated, the mobile device may be configured to exchange device management messages with the sign-up server to sign-up for a Wi-Fi subscription and provisioning of credentials, and retrieve a subscription management object (MO) that includes a reference to the provisioned credentials for storage in a device management tree. The credentials are transferred/provisioned securely to the mobile device. In some embodiments, an OMA-DM protocol may be used. The provisioned credentials may include certificates in the case of certificate-based credentials, machine-generated credentials such as username/password credentials, or SIM-type credentials.

Classes IPC  ?

  • H04L 29/06 - Commande de la communication; Traitement de la communication caractérisés par un protocole
  • H04W 12/06 - Authentification
  • H04W 4/00 - Services spécialement adaptés aux réseaux de télécommunications sans filLeurs installations
  • H04L 29/08 - Procédure de commande de la transmission, p.ex. procédure de commande du niveau de la liaison
  • H04L 12/24 - Dispositions pour la maintenance ou la gestion
  • H04W 84/12 - Réseaux locaux sans fil [WLAN Wireless Local Area Network]
  • H04W 76/02 - Établissement de la connexion

99.

Method, apparatus, and system for energy efficiency and energy conservation including power and performance workload-based balancing between multiple processing elements

      
Numéro d'application 13327670
Numéro de brevet 09304570
Statut Délivré - en vigueur
Date de dépôt 2011-12-15
Date de la première publication 2012-12-20
Date d'octroi 2016-04-05
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Schluessler, Travis T.
  • Fenger, Russell J.

Abrégé

An apparatus, method and system is described herein for efficiently balancing performance and power between processing elements based on measured workloads. If a workload of a processing element indicates that it is a bottleneck, then its performance may be increased. However, if a platform or integrated circuit including the processing element is already operating at a power or thermal limit, the increase in performance is counterbalanced by a reduction or cap in another processing elements performance to maintain compliance with the power or thermal limit. As a result, bottlenecks are identified and alleviated by balancing power allocation, even when multiple processing elements are operating at a power or thermal limit.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  • G06F 1/20 - Moyens de refroidissement
  • G06F 9/50 - Allocation de ressources, p. ex. de l'unité centrale de traitement [UCT]

100.

User level control of power management policies

      
Numéro d'application 13326586
Numéro de brevet 09098261
Statut Délivré - en vigueur
Date de dépôt 2011-12-15
Date de la première publication 2012-08-09
Date d'octroi 2015-08-04
Propriétaire DAEDALUS PRIME LLC (USA)
Inventeur(s)
  • Sistla, Krishnakanth V.
  • Shrall, Jeremy
  • Gunther, Stephen H.
  • Rotem, Efraim
  • Naveh, Alon
  • Weissmann, Eliezer
  • Aggarwal, Anil
  • Rowland, Martin T.
  • Varma, Ankush
  • Steiner, Ian M.
  • Bace, Matthew
  • Ananthakrishnan, Avinash N.
  • Brandt, Jason

Abrégé

In one embodiment, the present invention includes a processor having a core and a power controller to control power management features of the processor. The power controller can receive an energy performance bias (EPB) value from the core and access a power-performance tuning table based on the value. Using information from the table, at least one setting of a power management feature can be updated. Other embodiments are described and claimed.

Classes IPC  ?

  • G06F 1/26 - Alimentation en énergie électrique, p. ex. régulation à cet effet
  • G06F 1/32 - Moyens destinés à économiser de l'énergie
  1     2        Prochaine page