SK Hynix Inc.

République de Corée

Retour au propriétaire

1-100 de 10 930 pour SK Hynix Inc. Trier par
Recheche Texte
Excluant les filiales
Affiner par Reset Report
Type PI
        Brevet 10 886
        Marque 44
Juridiction
        États-Unis 10 876
        International 29
        Europe 14
        Canada 11
Date
Nouveautés (dernières 4 semaines) 108
2025 mars (MACJ) 34
2025 février 74
2025 janvier 83
2024 décembre 79
Voir plus
Classe IPC
G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement 1 472
G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S 954
G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS 895
G11C 16/10 - Circuits de programmation ou d'entrée de données 679
G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention 662
Voir plus
Classe NICE
09 - Appareils et instruments scientifiques et électriques 38
35 - Publicité; Affaires commerciales 3
42 - Services scientifiques, technologiques et industriels, recherche et conception 2
40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau 1
Statut
En Instance 1 747
Enregistré / En vigueur 9 183
  1     2     3     ...     100        Prochaine page

1.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18444335
Statut En instance
Date de dépôt 2024-02-16
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Seo, Soo Man

Abrégé

A semiconductor device and a method for fabricating the same are provided. The semiconductor device includes: a substrate; a first magnetic tunnel junction structure disposed over a portion of the substrate and including a first free layer; a first hard mask layer disposed over the first free layer; a second magnetic tunnel junction structure disposed over another portion of the substrate and including a second free layer having a thickness smaller than a thickness of the first free layer; a second hard mask layer disposed over the second free layer; and a doped layer interposed between the second free layer and the second hard mask layer and having conductivity.

Classes IPC  ?

  • H10N 50/10 - Dispositifs magnéto-résistifs
  • H10B 61/00 - Dispositifs de mémoire magnétique, p. ex. dispositifs RAM magnéto-résistifs [MRAM]
  • H10N 50/01 - Fabrication ou traitement
  • H10N 59/00 - Dispositifs intégrés, ou ensembles de plusieurs dispositifs, comportant au moins un élément galvanomagnétique ou à effet Hall couvert par les groupes

2.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18425839
Statut En instance
Date de dépôt 2024-01-29
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Moon, Woo Sung
  • Lee, Joon Seuk

Abrégé

Provided herein may be a semiconductor device and a method of manufacturing the same. The semiconductor device may include a first structure including a first chip area and a first scribe lane area, a second structure provided on the first structure, a first alignment key disposed in the first scribe lane area, at least one first bonding pad provided between the first alignment key and the first chip area, the first bonding pad bordering an upper surface of the first structure, and a second bonding pad bordering a lower surface of the second structure to contact the at least one first bonding pad.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test

3.

IMAGE SENSING DEVICE INCLUDING SLOPED ISOLATION STRUCTURE

      
Numéro d'application 18433254
Statut En instance
Date de dépôt 2024-02-05
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Jong Eun
  • Kim, Kyung Do
  • Yoon, Hyung June
  • Jang, Jae Hyung
  • Choi, Hoon Moo

Abrégé

An image sensing device includes a substrate extending in a first direction and a second direction and including a first surface and a second surface; a plurality of unit pixel regions supported by the substrate to generate signal carriers through conversion of incident light; a plurality of circuit structures arranged to be spaced apart from each other in the first direction to generate a current in the substrate and capture the signal carriers carried by the current; a first isolation structure disposed between adjacent unit pixel regions in the substrate and extending vertically in a depth direction of the substrate while extending in the second direction; and a plurality of second isolation structures located on two opposite sides of the plurality of circuit structures in the second direction within the substrate, and arranged to extend obliquely in a depth direction in the substrate while extending in the first direction.

Classes IPC  ?

4.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE

      
Numéro d'application 18396365
Statut En instance
Date de dépôt 2023-12-26
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Park, Sung Kun

Abrégé

A method of manufacturing a semiconductor device may include forming a polishing stop layer on a substrate, forming a stack on the polishing stop layer, forming channel structures extending through the stack and the polishing stop layer and having different heights, polishing the substrate and the channel structures to expose the polishing stop layer, and removing the polishing stop layer.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/304 - Traitement mécanique, p. ex. meulage, polissage, coupe
  • H01L 21/8234 - Technologie MIS

5.

MEMORY DEVICE, OPERATING METHOD OF MEMORY DEVICE, AND STORAGE DEVICE

      
Numéro d'application 18417840
Statut En instance
Date de dépôt 2024-01-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Mun, Ji Seong
  • Kwon, Chan Keun
  • Goo, Ja Yoon
  • Seol, Hyeon Cheon
  • Ok, Sung Hwa
  • Yoo, Young Seung

Abrégé

A memory device includes a plurality of memory planes, each including a plurality of memory banks; one or more plane groups, each comprising at least two memory planes sharing at least one peripheral circuit; a plurality of compressing circuits, each connected to a corresponding memory bank and outputting compressed data by compressing data read from the corresponding memory bank; a plurality of merge circuits, each receiving compressed data and at least one output control signal corresponding to a merge group of a plurality of merge groups, each merge circuit outputting, in response to at least one output control signal, merged data obtained by merging compressed data corresponding to memory banks grouped in the merge group; and an output buffer circuit latching and outputting the merged data in response to at least one output control signal. The merge group comprises at least two memory banks in a same plane group.

Classes IPC  ?

  • G06F 12/0802 - Adressage d’un niveau de mémoire dans lequel l’accès aux données ou aux blocs de données désirés nécessite des moyens d’adressage associatif, p. ex. mémoires cache

6.

PELLICLE STRUCTURE

      
Numéro d'application 18762650
Statut En instance
Date de dépôt 2024-07-03
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Ha, Tae Joong

Abrégé

A pellicle structure may include a membrane border and a pellicle membrane. The membrane border defines an open region. The membrane is in contact with the membrane border and extending over the open region. Thus, the membrane is capable of maintaining a thin film having a uniform thickness to prevent pattern errors.

Classes IPC  ?

  • G03F 1/62 - Pellicules, p. ex. assemblage de pellicules ayant une membrane sur un cadre de supportLeur préparation

7.

IMAGE SENSOR AND IMAGE PROCESSING SYSTEM INCLUDING THE SAME

      
Numéro d'application 18423293
Statut En instance
Date de dépôt 2024-01-26
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Park, Han Sol
  • Kim, Shin Hoo
  • Ra, Jong Hyun
  • Yun, Gun Hee
  • Lee, Seung Hwan

Abrégé

Disclosed is an image sensor and an image processing system including the same, and the image sensor includes a first pixel pair arranged in a first row, and configured to generate, during a first single readout time, first and second pixel signals according to a first order, a second pixel pair arranged in the first row, and configured to generate, during the first single readout time, third and fourth pixel signals according to a second order which is different from the first order, and a row controller configured to control, during the first single readout time, the first pixel pair according to the first order and the second pixel pair according to the second order.

Classes IPC  ?

  • H04N 25/60 - Traitement du bruit, p. ex. détection, correction, réduction ou élimination du bruit
  • H04N 25/704 - Pixels spécialement adaptés à la mise au point, p. ex. des ensembles de pixels à différence de phase
  • H04N 25/77 - Circuits de pixels, p. ex. mémoires, convertisseurs A/N, amplificateurs de pixels, circuits communs ou composants communs

8.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18430647
Statut En instance
Date de dépôt 2024-02-02
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Sung, Min Chul

Abrégé

A method for fabricating a semiconductor device includes forming a cell mold including a dummy channel pattern and a plurality of mold layers over a lower structure; forming a horizontal conductive line that intersects with the dummy channel pattern; forming a dummy channel layer by trimming the dummy channel pattern; forming a data storage element that is coupled to a first side of the dummy channel layer; replacing the dummy channel layer with a channel layer; and forming a vertical conductive line that is coupled to a second side of the channel layer.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/786 - Transistors à couche mince

9.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18409813
Statut En instance
Date de dépôt 2024-01-11
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kim, Wha Young

Abrégé

A semiconductor device and a method for fabricating the same are provided. The semiconductor device includes a substrate; a lower portion of a first conductive pattern disposed over the substrate and extending in a second direction; a stacked structure disposed over the lower portion of the first conductive pattern and having a pillar shape, the stacked structure including an upper portion of the first conductive pattern, an oxide semiconductor channel, and a second conductive pattern; and a word line extending in a first direction intersecting the second direction and facing at least a portion of a sidewall of the oxide semiconductor channel with a gate insulating layer therebetween, wherein the first conductive pattern includes a first conductive metal oxide, and the lower portion of the first conductive pattern corresponds to a bit line, and the upper portion of the first conductive pattern corresponds to a drain electrode.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

10.

BUFFER CHIP, SEMICONDUCTOR PACKAGE INCLUDING BUFFER CHIP AND MEMORY CHIP, OPERATION METHOD OF BUFFER CHIP, AND OPERATION METHOD OF SEMICONDUCTOR PACKAGE

      
Numéro d'application 18509315
Statut En instance
Date de dépôt 2023-11-15
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Ko, Geon
  • Song, Choung Ki

Abrégé

An operation method of a buffer chip may include receiving first control signals for setting a first memory chip; buffering the first control signals and transmitting the buffered signals to the first memory chip; storing a setting value of the first memory chip in response to the first control signals; receiving second control signals for setting a second memory chip; buffering the second control signals and transmitting the buffered second control signals to the second memory chip; storing a setting value of the second memory chip in response to the second control signals; receiving third control signals for applying the setting value of the first memory chip; buffering the third control signals and transmitting the buffered third control signals to the first memory chip; and applying the stored setting value of the first memory chip as a setting value of a buffer chip in response to the third control signals.

Classes IPC  ?

  • G11C 11/4093 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. mémoires tampon de données
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

11.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE

      
Numéro d'application 18543694
Statut En instance
Date de dépôt 2023-12-18
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Park, Jae Hyuk

Abrégé

A semiconductor device may include a first electrode, a second electrode, a variable resistance layer positioned between the first electrode and the second electrode and maintaining a phase before and after a program operation, a non-conductive sealing layer positioned between the first electrode and the variable resistance layer, and a nanostructure positioned inside the non-conductive sealing layer and spaced apart from the variable resistance layer.

Classes IPC  ?

  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]
  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p. ex. dispositifs RAM résistifs [ReRAM]
  • H10N 70/00 - Dispositifs à l’état solide n’ayant pas de barrières de potentiel, spécialement adaptés au redressement, à l'amplification, à la production d'oscillations ou à la commutation
  • H10N 70/20 - Dispositifs de commutation multistables, p. ex. memristors

12.

SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18433949
Statut En instance
Date de dépôt 2024-02-06
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Jung, Sung Wook

Abrégé

Provided herein are a semiconductor memory device and a method of manufacturing the semiconductor memory device. The semiconductor memory device includes a transistor, a cell array structure, a molded insulating structure including a first area disposed between the transistor and the cell array structure and overlapping with the transistor and a second area extending sideways from the first area, a pass gate disposed in the second area of the molded insulating structure, an active pillar penetrating the pass gate, and a pass gate insulating layer disposed between the active pillar and the pass gate.

Classes IPC  ?

  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U

13.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18429438
Statut En instance
Date de dépôt 2024-02-01
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Seung Hwan
  • Choi, Kang Sik

Abrégé

A semiconductor device includes a common conductive line extending in a first direction; a memory cell array including a plurality of horizontal layers stacked in the first direction while sharing the common conductive line; and a selector structure operatively coupled to the common conductive line, wherein the selector structure includes, a plurality of select transistors stacked in the first direction; and a selector commonly coupled to the select transistors.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

14.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE

      
Numéro d'application 18545675
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Na, Hee Do
  • Kim, Hee Soo
  • Oh, Yoon Soo
  • Lee, Chang Soo
  • Ham, Chul Young

Abrégé

A semiconductor device may include a gate structure including insulating layers and conductive layers alternately stacked, a channel layer passing through the gate structure, an insulating core disposed in the channel layer, and a capping layer including a capping pattern disposed in the channel layer and a capping liner disposed between the capping pattern and the insulating core and extending between the channel layer and the capping pattern, wherein the capping liner and the capping pattern may include impurities having different concentrations.

Classes IPC  ?

  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p. ex. dispositifs RAM résistifs [ReRAM]

15.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18954537
Statut En instance
Date de dépôt 2024-11-21
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Do, Kwan Woo
  • Maeng, Wan Joo
  • Lee, Jeong Yeop
  • Im, Ki Vin

Abrégé

Embodiments of the present invention provide a semiconductor device capable of improving current leakage property and a method for fabricating the same. According to an embodiment of the present invention, a capacitor comprises: a lower electrode; a dielectric layer over the lower electrode; and an upper electrode over the dielectric layer, the upper electrode including a conductive carbon-containing layer, wherein a carbon content in the conductive carbon-containing layer is more than 5 at % and equal to or less than 10 at %.

Classes IPC  ?

  • H01G 4/10 - Diélectriques à base d'oxydes métalliques
  • H01G 4/008 - Emploi de matériaux spécifiés

16.

NORMALIZER FOR OPERATING ON FLOATING-POINT DATA

      
Numéro d'application 18953913
Statut En instance
Date de dépôt 2024-11-20
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Seong Ju

Abrégé

A normalizer for performing normalization on floating-point data includes a search circuit configured to receive selected mantissa data and to output reference exponent data and shift data, the selected mantissa data being either mantissa data of the floating-point data or 2's complement data of the mantissa data, an exponent adder configured to output normalized exponent data by adding exponent data of the floating-point data and the reference exponent data, and a unidirectional mantissa shifter configured to output normalized mantissa data by performing a unidirectional shift on the selected mantissa data based on a value of the shift data.

Classes IPC  ?

  • G06F 7/556 - Méthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p. ex. en utilisant une représentation binaire, ternaire, décimale utilisant des dispositifs n'établissant pas de contact, p. ex. tube, dispositif à l'état solideMéthodes ou dispositions pour effectuer des calculs en utilisant exclusivement une représentation numérique codée, p. ex. en utilisant une représentation binaire, ternaire, décimale utilisant des dispositifs non spécifiés pour l'évaluation de fonctions par calcul de fonctions logarithmiques ou exponentielles
  • G06F 5/01 - Procédés ou dispositions pour la conversion de données, sans modification de l'ordre ou du contenu des données maniées pour le décalage, p. ex. la justification, le changement d'échelle, la normalisation
  • G06F 7/499 - Maniement de valeur ou d'exception, p. ex. arrondi ou dépassement

17.

MEMORY CONTROLLER AND OPERATING METHOD THEREOF

      
Numéro d'application 18952823
Statut En instance
Date de dépôt 2024-11-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Hyun Sub
  • Park, Le Ryung
  • Lee, Dong Sop
  • Cho, Sung Yeob

Abrégé

A memory controller may include: a request checker identifying memory devices corresponding to requests received from a host among the plurality of memory devices and generating the identified device information on memory devices to perform operations corresponding to the requests; a dummy manager outputting a request for controlling a dummy pulse to be applied to channels of selected memory devices according to the device information among the plurality of channels; and a dummy pulse generator sequentially applying the dummy pulse to the channels coupled to the selected memory devices, based on the request for controlling the dummy pulse. A memory controller may include an idle time monitor outputting an idle time interval of the memory device and a clock signal generator generating a clock signal based on the idle time interval and outputting the clock signal to the memory device through the channel to perform a current operation.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

18.

DATA STORAGE DEVICE AND METHOD OF OPERATING THE SAME

      
Numéro d'application 18432077
Statut En instance
Date de dépôt 2024-02-05
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Park, In Hyuk

Abrégé

A data storage device includes: a memory device including a plurality of first storage areas and a plurality of second storage areas, each of which stores a primary index corresponding to a primary key provided from a host and a primary value corresponding to the primary index, and a memory controller for controlling the memory device. The memory controller is configured to generate, according to a request from the host, the primary index including the primary key and address information of a target second storage area in which a primary value corresponding to the primary key is stored, among the plurality of second storage areas, generate, according to an additional request from the host, a secondary key corresponding to a secondary value including a portion of the primary value, and generate a secondary index including the secondary key and the address information of the target second storage area.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

19.

EXTERNAL CONNECTION PAD APPARATUS AND SEMICONDUCTOR APPARATUS INCLUDING THE SAME

      
Numéro d'application 18428240
Statut En instance
Date de dépôt 2024-01-31
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Sur, Yang Ho
  • Cho, Sun Ki

Abrégé

An external connection pad apparatus includes a first pad and a second pad. The first pad has a first surface area. The second pad has a second surface area larger than the first surface area.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

20.

MEMORY CONTROLLER AND DATA INPUT/OUTPUT METHOD THEREOF

      
Numéro d'application 18754182
Statut En instance
Date de dépôt 2024-06-26
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jung, In Ho
  • Rho, Jun Rye
  • Park, Jae Yong

Abrégé

Provided herein may be a memory controller. The memory controller may include a shared memory configured to store data, a hardware group configured to generate entry data including result data of an operation corresponding to a command, and output an interrupt signal generated in response to storage of the entry data, and a processor group configured to receive the entry data from the shared memory, wherein the processor group includes an interface converter configured to manage first index information of the entry data in response to the interrupt signal, and generate a first address for the entry data based on the first index information, and a data transmitter configured to receive, based on a first address, the entry data through a first interface using a data input/output scheme, and transfer the received entry data to a processor through a second interface using a fixed data input/output scheme.

Classes IPC  ?

  • G06F 13/18 - Gestion de demandes d'interconnexion ou de transfert pour l'accès au bus de mémoire avec commande prioritaire
  • G06F 13/16 - Gestion de demandes d'interconnexion ou de transfert pour l'accès au bus de mémoire

21.

SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD OF SEMICONDUCTOR DEVICE

      
Numéro d'application 18527926
Statut En instance
Date de dépôt 2023-12-04
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Yang, Na Yeong
  • Yun, Ki Jun
  • Jang, Jung Shik
  • Park, In Su
  • Choi, Seok Min

Abrégé

A semiconductor device may include: a first gate structure; a second gate structure disposed over the first gate structure; and a channel structure including a first portion extending through the first gate structure, the first portion having a tapered cross section, a second portion having a tapered cross section, and a third portion connecting the first portion with the second portion, wherein the third portion has a vertical profile, and wherein the second portion and the third portion extends through the second gate structure.

Classes IPC  ?

  • H10B 41/30 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région noyau de mémoire
  • H10B 41/23 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés

22.

PELLICLE MEMBRANE, PELLICLE ASSEMBLY INCLUDING THE SAME AND METHOD OF MANUFACTURING THE PELLICLE ASSEMBLY

      
Numéro d'application 18545034
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Ha, Tae Joong

Abrégé

A pellicle assembly may include a pellicle membrane and a pellicle border. The pellicle membrane may include at least one recess and at least one opening. The at least one recess may extend from an upper surface or a lower surface of the pellicle membrane. The at least one opening may penetrate from the upper surface to the lower surface of the pellicle membrane. The pellicle border may support the pellicle membrane.

Classes IPC  ?

  • G03F 1/62 - Pellicules, p. ex. assemblage de pellicules ayant une membrane sur un cadre de supportLeur préparation

23.

MEMORY CONTROLLER, MEMORY SYSTEM AND OPERATING METHOD OF MEMORY SYSTEM

      
Numéro d'application 18624144
Statut En instance
Date de dépôt 2024-04-02
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jang, Woong Ju
  • Chung, Hoiju
  • Lee, Yong Jun
  • Han, Dong Hee

Abrégé

A memory controller includes a scrub control circuit configured to generate a scrub command for instructing a scrub operation; and an address generation circuit configured to generate a scrub address having an address sequence in which a first column bit group of a column address, a row address, and a second column bit group of the column address are sequentially allocated from a least significant bit (LSB) to a most significant bit (MSB), and change a value of the scrub address according to the scrub command.

Classes IPC  ?

  • G06F 11/10 - Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p. ex. en utilisant des codes de contrôle en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p. ex. contrôle de parité, exclusion des 9 ou des 11

24.

PERIPHERAL COMPONENT INTERCONNECT EXPRESS DEVICE AND OPERATING METHOD THEREOF

      
Numéro d'application 18951662
Statut En instance
Date de dépôt 2024-11-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Ki Sung
  • Yang, Wun Mo
  • Yeon, Gun Woo
  • Lee, Dong Kyu

Abrégé

A Peripheral Component Interconnect express (PCIe) device includes a Direct Memory Access (DMA) device including a plurality of functions; and a PCIe interface device for performing communication between a host and the DMA device. The PCIe interface device includes a reset operation controller for, when a plurality of reset signals are received from the host, grouping operations, which are the same as one another among reset operations respectively corresponding to the plurality of reset signals, determining a processing order of the reset operations, and performing the reset operations according to the processing order.

Classes IPC  ?

  • G06F 13/28 - Gestion de demandes d'interconnexion ou de transfert pour l'accès au bus d'entrée/sortie utilisant le transfert par rafale, p. ex. acces direct à la mémoire, vol de cycle
  • G06F 13/42 - Protocole de transfert pour bus, p. ex. liaisonSynchronisation

25.

IMAGE SIGNAL PROCESSOR AND IMAGE SIGNAL PROCESSING METHOD

      
Numéro d'application 18402752
Statut En instance
Date de dépôt 2024-01-03
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Yahata, Kazuhiro

Abrégé

An image signal processor capable of processing image signals and an image signal processing method for the same are disclosed. The image signal processor includes a remosaic processor configured to by perform remosaic processing on an input image to generate a converted image, a noise-amount estimator configured to estimate an amount of noise of the converted image based on preset noise-amount parameters and the input image, a noise-reduction-degree determiner configured to determine a degree of noise reduction and generate noise-reduction-degree information, and a noise suppression processor configured to generate an output image in which the degree of noise reduction is controlled based on the noise-reduction-degree information.

Classes IPC  ?

  • G06T 5/70 - DébruitageLissage
  • G06T 3/4038 - Création de mosaïques d’images, p. ex. composition d’images planes à partir de sous-images planes
  • G06V 10/54 - Extraction de caractéristiques d’images ou de vidéos relative à la texture

26.

IMAGE SENSING DEVICE

      
Numéro d'application 18615850
Statut En instance
Date de dépôt 2024-03-25
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Park, Sang Jin

Abrégé

An image sensing device includes a semiconductor substrate; unit pixels supported by the semiconductor substrate to detect light incident to the unit pixels and to convert detected light into pixel signal, and an inter-pixel isolation structure disposed between adjacent unit pixels to physically isolate the adjacent unit pixel from each other. Each unit pixel includes photoelectric conversion elements, an inner-pixel isolation structure disposed between adjacent photoelectric conversion elements within the unit pixel and at least one overflow path configured to interconnect the photoelectric conversion elements within the unit pixel, and wherein each unit pixel is shaped in a triangular shape when viewed in a plane.

Classes IPC  ?

27.

IMAGE SENSING DEVICE

      
Numéro d'application 18651275
Statut En instance
Date de dépôt 2024-04-30
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Shin, Jong Hwan

Abrégé

An image sensing device includes a semiconductor substrate, a first pixel region, and a second gate. The semiconductor substrate includes a first pixel region configured to include at least one first photoelectric conversion region and at least one first floating diffusion region, a second pixel region located adjacent to the first pixel region in a first direction and configured to include at least one second photoelectric conversion region and at least one second floating diffusion region, and a first inter-pixel isolation structure disposed between the first pixel region and the second pixel region. The first gate disposed over the semiconductor substrate extends to overlap the first pixel region, the first inter-pixel isolation structure, and the second pixel region. The second gate disposed at one side of the first gate on the semiconductor substrate extends to overlap the first pixel region, the first inter-pixel isolation structure, and the second pixel region.

Classes IPC  ?

28.

IMAGE PROCESSOR AND IMAGE PROCESSING SYSTEM INCLUDING THE SAME

      
Numéro d'application 18429425
Statut En instance
Date de dépôt 2024-02-01
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Han, Ji Hee

Abrégé

Disclosed is an image processor and an image processing system including the same. The image processor includes an analyzer configured to generate quantified characteristic values of noise reflected in a captured image based on image values corresponding to the captured image, and a discriminator configured to determine whether the noise has occurred in the captured image based on the characteristic values.

Classes IPC  ?

  • G06T 7/00 - Analyse d'image
  • G06T 7/11 - Découpage basé sur les zones
  • G06T 7/13 - Détection de bords
  • H04N 25/60 - Traitement du bruit, p. ex. détection, correction, réduction ou élimination du bruit

29.

INTERFACE CIRCUIT AND SEMICONDUCTOR DEVICE INCLUDING THE SAME

      
Numéro d'application 18408571
Statut En instance
Date de dépôt 2024-01-10
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kong, In Seok
  • Kim, Gwan Woo
  • Ahn, Keun Seon
  • Yang, Eun Ho
  • Ok, Sung Hwa
  • Choi, Eun Ji
  • Hong, Jun Ho

Abrégé

Disclosed is an interface circuit and a semiconductor device including the same. The interface circuit may include a data pad, a first driving circuit connected between the data pad and a first supply node, and configured to adjust a first resistance value applied between the data pad and the first supply node according to termination modes and selectively drive the data pad with a first supply voltage, and a first tuning circuit connected between the first supply node and a first voltage supply terminal, and configured to tune the first resistance value according to the termination modes.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S

30.

IMAGE SENSING DEVICE

      
Numéro d'application 18808082
Statut En instance
Date de dépôt 2024-08-19
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Suzuki, Hajime

Abrégé

An image sensing device includes a counter configured to generate first count data by counting pulses corresponding to photocharges, a shift register configured to store second count data corresponding to upper digits of the first count data, and an adder configured to sum the second count data and an overflow value indicating whether the first count data has overflowed.

Classes IPC  ?

  • H04N 25/77 - Circuits de pixels, p. ex. mémoires, convertisseurs A/N, amplificateurs de pixels, circuits communs ou composants communs
  • H04N 25/706 - Pixels pour la mesure de l'exposition ou de la lumière ambiante
  • H04N 25/711 - Registres à report et intégration [TDI]Registres à décalage TDI

31.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18439768
Statut En instance
Date de dépôt 2024-02-13
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Sung, Min Chul

Abrégé

A method for fabricating a semiconductor device includes: forming an isolation layer that defines a plurality of active regions over a substrate; forming a bit line stack over the substrate; forming a main hard mask layer over the bit line stack; forming a plurality of first sacrificial mask layers over the main hard mask layer; forming a plurality of second sacrificial mask layers overlapping with both side ends of the first sacrificial mask layers over the first sacrificial mask layers; forming a main hard mask layer pattern by using the first and second sacrificial mask layers as barriers and etching the main hard mask layer; and forming a bit line structure by using the main hard mask layer pattern as a barrier and etching the bit line stack.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

32.

APPARATUS AND A METHOD FOR MANAGING A MEMORY DEVICE BASED ON A READ OPERATION

      
Numéro d'application 18406221
Statut En instance
Date de dépôt 2024-01-08
Date de la première publication 2025-03-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Go, Ga Eul

Abrégé

A memory device includes an open memory block and control circuitry. The open memory block includes at least one first page having an erased state. The control circuitry is configured to perform a read operation for a page included in the open memory block, and apply a weight determined based on a ratio of the at least one first page in the open memory block to calculate a read count subject to the read operation.

Classes IPC  ?

  • G06F 12/02 - Adressage ou affectationRéadressage

33.

METHOD OF OPERATING A THREE-DIMENSIONAL SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18815547
Statut En instance
Date de dépôt 2024-08-26
Date de la première publication 2025-03-06
Propriétaire
  • SK hynix Inc. (République de Corée)
  • INDUSTRY-UNIVERSITY COOPERATION FOUNDATION HANYANG UNIVERSITY (République de Corée)
Inventeur(s)
  • Kang, In Ku
  • Min, Kyung Hoon
  • Hong, Sung In
  • Song, Yun Heub
  • Sim, Jae Min
  • Song, Ji Ho

Abrégé

A method of programming a three-dimensional semiconductor memory device includes applying a first word line programming voltage to a selected word line among the word lines, floating unselected word lines among the word lines, and applying a back-gate pass voltage to the back-gate electrode; applying a first word line verification voltage to the selected word line, applying a word line pass voltage to the unselected word lines, and applying a first back-gate verification voltage to the back-gate electrode; applying a second word line programming voltage to the selected word line, floating the unselected word lines, and applying the back-gate pass voltage to the back-gate electrode; and applying a second word line verification voltage to the selected word line, applying the word line pass voltage to the unselected word lines, and applying a second back-gate verification voltage to the back-gate electrode.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/26 - Circuits de détection ou de lectureCircuits de sortie de données

34.

Memory controller including row hammer tracking device

      
Numéro d'application 18404891
Numéro de brevet 12242736
Statut Délivré - en vigueur
Date de dépôt 2024-01-05
Date de la première publication 2025-03-04
Date d'octroi 2025-03-04
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Lim, Jae Il
  • Chung, Jae Won

Abrégé

A memory controller includes a command/address generation module; and a row-hammer tracking module configured to track a row-hammer address based on an active command and an address for a target bank and a target row indicated by the active command, the active command and the address being received from the command/address generation module, wherein the row-hammer tracking module includes: a plurality of storage devices each including fields corresponding to banks, each of the fields storing candidate addresses and access counting values for the candidate addresses; and at least one search controller configured to sequentially search, according to a clock, fields of the plurality of storage devices corresponding to the target bank when the active command is input, and search, during one clock, fields of the plurality of storage devices corresponding to different banks based on active commands indicating the different banks.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

35.

MEMORY DEVICE AND MANUFACTURING METHOD OF THE MEMORY DEVICE

      
Numéro d'application 18545325
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kim, Jae Ho

Abrégé

A memory device including: a first stack structure including conductive layers stacked along a first direction, the first stack structure having a stepped structure defined by end portions of the conductive layers; contact plugs respectively connected to the conductive layers, the contact plugs extending along the first direction, the contact plugs extending to the inside of the first stack structure; and dummy layers located between the contact plugs.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U

36.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18581384
Statut En instance
Date de dépôt 2024-02-20
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Seung Hwan
  • Kim, Gil Seop
  • Yoon, Hye Won

Abrégé

A method for fabricating a semiconductor device includes forming a stack body including a plurality of recess target layers over a lower structure; forming sacrificial isolation openings in the stack body; forming sacrificial isolation layers in the sacrificial isolation openings; forming sacrificial vertical openings having bottom surfaces disposed at a lower level than bottom surfaces of the sacrificial isolation openings in the stack body between the sacrificial isolation layers; forming preliminary horizontal layers by recessing the recess target layers through the sacrificial vertical openings; forming sacrificial pillar structures that fill the sacrificial vertical openings; forming cell isolation openings by removing the sacrificial isolation layers; forming horizontal layers by trimming the preliminary horizontal layers through the cell isolation openings; and forming cell isolation layers that fill the cell isolation openings.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

37.

MEMORY DEVICE FOR PERFORMING A PROGRAM OPERATION AND AN OPERATING METHOD OF THE MEMORY DEVICE

      
Numéro d'application 18632972
Statut En instance
Date de dépôt 2024-04-11
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) An, Chi Wook

Abrégé

A memory device includes: a plurality of memory cells; a peripheral circuit for performing a program operation of storing data in the plurality of memory cells; and a program operation control circuit for, in the program operation, controlling the peripheral circuit to perform a foggy program operation of increasing a threshold voltage of the plurality of memory cells to a threshold voltage corresponding to any one state among an erase state and first to sixth foggy program states, and perform a fine program operation of increasing the threshold voltage of the plurality of memory cells to any one state among the erase state and first to fifteenth fine program states.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots
  • G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention

38.

SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 18811808
Statut En instance
Date de dépôt 2024-08-22
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Yoon, Young Gwang

Abrégé

A semiconductor device includes a semiconductor substrate formed to include a first active region and a second active region, first and second dielectric layer disposed over the first and second active regions, first and second gate electrode disposed over the first and second dielectric layers, respectively; and wherein the first and second active region have different impurity doping types from each other, and fluorine concentration of the first dielectric layer is higher than fluorine concentration of the second dielectric layer.

Classes IPC  ?

  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 21/225 - Diffusion des impuretés, p. ex. des matériaux de dopage, des matériaux pour électrodes, à l'intérieur ou hors du corps semi-conducteur, ou entre les régions semi-conductricesRedistribution des impuretés, p. ex. sans introduction ou sans élimination de matériau dopant supplémentaire en utilisant la diffusion dans ou hors d'un solide, à partir d'une ou en phase solide, p. ex. une couche d'oxyde dopée
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter

39.

MONITORING CIRCUIT AND SEMICONDUCTOR DEVICE

      
Numéro d'application 18942774
Statut En instance
Date de dépôt 2024-11-11
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kim, Tae-Pyeong

Abrégé

Embodiments of the present disclosure relate to a monitoring circuit and a semiconductor device, and particularly, to a monitoring circuit including an oscillation circuit configured to generate an oscillation signal having a rising characteristic or a falling characteristic according to a threshold voltage level and a counter configured to count the number of rises or the number of falls of the oscillation signal, and a semiconductor device including the monitoring circuit.

Classes IPC  ?

  • G01R 31/28 - Test de circuits électroniques, p. ex. à l'aide d'un traceur de signaux
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H03K 19/20 - Circuits logiques, c.-à-d. ayant au moins deux entrées agissant sur une sortieCircuits d'inversion caractérisés par la fonction logique, p. ex. circuits ET, OU, NI, NON

40.

SEMICONDUCTOR DEVICE CONFIGURED TO STORE PARITY DATA AND METHOD OF OPERATING THE SEMICONDUCTOR DEVICE

      
Numéro d'application 18943250
Statut En instance
Date de dépôt 2024-11-11
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) You, Byoung Sung

Abrégé

A semiconductor device includes a memory cell array and a plurality of read and write circuits. The memory cell array includes a plurality of planes. Any one of the read and write circuits generates parity data based on data sequentially received from a controller through a channel.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S
  • G06F 11/10 - Détection ou correction d'erreur par introduction de redondance dans la représentation des données, p. ex. en utilisant des codes de contrôle en ajoutant des chiffres binaires ou des symboles particuliers aux données exprimées suivant un code, p. ex. contrôle de parité, exclusion des 9 ou des 11
  • G11C 7/12 - Circuits de commande de lignes de bits, p. ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, circuits d'égalisation, pour lignes de bits
  • G11C 29/42 - Dispositifs de vérification de réponse utilisant des codes correcteurs d'erreurs [ECC] ou un contrôle de parité

41.

IMAGE SIGNAL PROCESSOR

      
Numéro d'application 18402730
Statut En instance
Date de dépôt 2024-01-03
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Yahata, Kazuhiro

Abrégé

An image signal processor includes a bit extension processor configured to generate extension data by expanding, by a first number of bits, a number of bits of input data including a Bayer image and a white image, and an output circuit configured to adjust, upon receiving the extension data, the first number of bits to a second number of bits, to generate output data.

Classes IPC  ?

  • G06T 3/4038 - Création de mosaïques d’images, p. ex. composition d’images planes à partir de sous-images planes
  • G06V 10/75 - Organisation de procédés de l’appariement, p. ex. comparaisons simultanées ou séquentielles des caractéristiques d’images ou de vidéosApproches-approximative-fine, p. ex. approches multi-échellesAppariement de motifs d’image ou de vidéoMesures de proximité dans les espaces de caractéristiques utilisant l’analyse de contexteSélection des dictionnaires

42.

READOUT CIRCUIT AND IMAGE SENSING DEVICE INCLUDING THE SAME

      
Numéro d'application 18419552
Statut En instance
Date de dépôt 2024-01-23
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Park, Han Sol
  • Kim, Shin Hoo

Abrégé

A readout circuit and an image sensing device including the same are disclosed. The readout circuit includes a ramp signal generator configured to generate a ramp signal having first noise, a sampling circuit configured to generate a pixel sampling signal having second noise by sampling a pixel signal, and a conversion circuit configured to compare the ramp signal with the pixel sampling signal and offset the first noise and the second noise based on the comparison result.

Classes IPC  ?

  • H04N 25/78 - Circuits de lecture pour capteurs adressés, p. ex. amplificateurs de sortie ou convertisseurs A/N
  • H04N 25/772 - Circuits de pixels, p. ex. mémoires, convertisseurs A/N, amplificateurs de pixels, circuits communs ou composants communs comprenant des convertisseurs A/N, V/T, V/F, I/T ou I/F

43.

SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18435064
Statut En instance
Date de dépôt 2024-02-07
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Jung, Sung Wook

Abrégé

There is provided a semiconductor memory device. The semiconductor memory device includes a first peripheral circuit structure, a cell array structure, a mold insulating structure disposed between the first peripheral circuit structure and the cell array structure, and a second peripheral circuit structure disposed in the mold insulating structure and including a pass transistor.

Classes IPC  ?

  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots

44.

SEMICONDUCTOR MEMORY DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18534744
Statut En instance
Date de dépôt 2023-12-11
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Seok Min
  • Jang, Jung Shik
  • Kwak, Rho Gyu
  • Park, In Su
  • Choi, Won Geun
  • Choi, Jung Dal

Abrégé

The present technology relates to a semiconductor memory device and a method of manufacturing the same. The semiconductor memory device includes a first stack structure, a plurality of first slits passing through the first stack structure in a vertical direction and extending in a first horizontal direction orthogonal to the vertical direction, a first source line layer contacting an a top portion of the first stack structure, a second source line layer directly contacting the first source line layer, a second stack structure contacting the second source line layer and overlapping with the first stack structure in the vertical direction, and a plurality of second slits passing through the second stack structure in the vertical direction and extending in a second horizontal direction orthogonal to the vertical direction.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/41 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région de circuit périphérique de régions de mémoire comprenant un transistor de sélection de cellules, p. ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

45.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE

      
Numéro d'application 18536751
Statut En instance
Date de dépôt 2023-12-12
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Han, Yun Cheol

Abrégé

A semiconductor device may include a stack including a chip region and a guard region surrounding the chip region, contact structures positioned in the chip region, and a chip guard structure positioned in the guard region and including first protrusions protruding by a first width and second protrusions protruding by a second width greater than the first width.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/58 - Dispositions électriques structurelles non prévues ailleurs pour dispositifs semi-conducteurs

46.

SEMICONDUCTOR DEVICE

      
Numéro d'application 18545370
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Won, Hyung Sik
  • Kim, Seung Hwan
  • Cheon, Jun Ho

Abrégé

A semiconductor device may include a bit line extending in a third direction, a plurality of active layers extending in a first direction and contacting the bit line, a plurality of word lines extending in a second direction and each disposed at an top surface or bottom surface of each of the plurality of active layers, a plurality of capacitors contacting the plurality of active layers, and a contact formed in at least one active layer disposed at the uppermost part of the bit line, among the plurality of active layers. The bit line and the contact may be electrically connected or separated by using, as a control line, a word line disposed in the top surface or bottom surface of the at least one active layer, among the plurality of word lines.

Classes IPC  ?

  • G11C 7/18 - Organisation de lignes de bitsDisposition de lignes de bits
  • G11C 5/06 - Dispositions pour interconnecter électriquement des éléments d'emmagasinage

47.

MEMORY DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18584426
Statut En instance
Date de dépôt 2024-02-22
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jang, Jung Shik
  • Choi, Seok Min
  • Kwak, Rho Gyu
  • Choi, Won Geun
  • Park, In Su

Abrégé

A memory device includes a first peripheral circuit having first page buffers is functionally divided into a cell region and a connection region. A first memory cell array positioned on the first peripheral circuit includes first bit lines that are electrically connected to the first page buffers. A second memory cell array positioned on the first memory cell array includes second bit lines, which are electrically connected to the first bit lines, respectively. The first peripheral circuit is able to make use of both memory arrays using connections between the two memory arrays.

Classes IPC  ?

  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

48.

STRING FILTER DEVICE AND OPERATING METHOD THEREOF

      
Numéro d'application 18738064
Statut En instance
Date de dépôt 2024-06-10
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Joo Young
  • Ahn, Tae Young
  • Ahn, Soo Hong

Abrégé

A string filter device may include an input buffer group and a string comparator group. The input buffer group may store a plurality of string group data segments. Each of the plurality of string group data segments has a first size and includes a plurality of string data having a variable size. The string comparator group may extract a plurality of different sub-string group data segments having a second size among the plurality of string group data segments, and compare, in parallel, each of the plurality of sub-string group data segments with query data, using a plurality of string comparators.

Classes IPC  ?

  • G06F 16/335 - Filtrage basé sur des données supplémentaires, p. ex. sur des profils d’utilisateurs ou de groupes

49.

MEMORY DEVICE AND MANUFACTURING METHOD OF THE MEMORY DEVICE

      
Numéro d'application 18943125
Statut En instance
Date de dépôt 2024-11-11
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Won Geun
  • Jang, Jung Shik
  • Kim, Jang Won
  • Park, Mi Seong

Abrégé

There are provided a memory device and a manufacturing method of the memory device. The memory device includes: a first gate stack structure and a second gate stack structure, disposed on a substrate; and a slit disposed between the first gate stack structure and the second gate stack structure to electrically isolate the first gate stack structure and the second gate stack structure from each other.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/10 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la configuration vue du dessus
  • H10B 41/20 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p. ex. dispositifs RAM résistifs [ReRAM]
  • H10B 99/00 - Matière non prévue dans les autres groupes de la présente sous-classe

50.

STORAGE DEVICE FOR DETERMINING MEMORY CELL TYPE AFTER DATA INPUT DURING PROGRAM OPERATION AND OPERATING METHOD THEREOF

      
Numéro d'application 18945338
Statut En instance
Date de dépôt 2024-11-12
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Park, Ie Ryung
  • Lee, Dong Sop

Abrégé

A storage device may input a program command requesting to program target data into the memory, input the target data into a memory, and input the program confirmation command into the memory after inputting the program command and the target data into the memory. In this case, the program confirmation command may include information about a cell type of memory cells to be programmed with target data among a plurality of memory cells.

Classes IPC  ?

  • G11C 16/10 - Circuits de programmation ou d'entrée de données
  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement
  • G11C 16/30 - Circuits d'alimentation

51.

MEMORY AND OPERATION METHOD THEREOF

      
Numéro d'application 18945527
Statut En instance
Date de dépôt 2024-11-13
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Yoon, Sang Woo

Abrégé

An operation method of a memory may include receiving an active command and an active address; determining whether a row corresponding to the active address and a row corresponding to a target row address are able to be substantially simultaneously activated; activating the row corresponding to the active address; and activating the row corresponding to the target row address in response to determining that the row corresponding to the active address and the row corresponding to the target row address are able to be substantially simultaneously activated.

Classes IPC  ?

  • G11C 11/406 - Organisation ou commande des cycles de rafraîchissement ou de régénération de la charge
  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement
  • G11C 11/4078 - Circuits de sécurité ou de protection, p. ex. afin d'empêcher la lecture ou l'écriture intempestives ou non autoriséesCellules d'étatCellules de test
  • G11C 11/408 - Circuits d'adressage
  • G11C 11/4091 - Amplificateurs de lecture ou de lecture/rafraîchissement, ou circuits de lecture associés, p. ex. pour la précharge, la compensation ou l'isolation des lignes de bits couplées
  • G11C 11/4094 - Circuits de commande ou de gestion de lignes de bits
  • G11C 29/12 - Dispositions intégrées pour les tests, p. ex. auto-test intégré [BIST]

52.

SEMICONDUCTOR DEVICE

      
Numéro d'application 18399157
Statut En instance
Date de dépôt 2023-12-28
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Hwang, Sung Hyun
  • Jung, Jae Yeop

Abrégé

A semiconductor device includes a memory cell array and a peripheral circuit. The memory cell array is coupled to a plurality of word lines and a plurality of bit lines. The peripheral circuit performs a deep-erase verification operation to determine whether a target memory cell has a threshold voltage that is lower than a first negative reference voltage by applying a second negative reference voltage that is lower than the first negative reference voltage to the target memory cell.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots
  • G11C 16/14 - Circuits pour effacer électriquement, p. ex. circuits de commutation de la tension d'effacement
  • G11C 16/24 - Circuits de commande de lignes de bits

53.

FAIL DATA AUGMENTATION DEVICE AND METHOD FOR RANDOM ACCESS MEMORY

      
Numéro d'application 18406922
Statut En instance
Date de dépôt 2024-01-08
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Lee, Seung Yeol
  • Kim, Jung Soo
  • Lee, Chang Hoon

Abrégé

A fail data augmentation device may input a plurality of fail data units to a data augmentation model, obtain a plurality of augmented fail data units outputted from the data augmentation model, and delete one or more of the augmented fail data units. The plurality of fail data units and the plurality of augmented fail data units includes a first parameter indicating one of a plurality of banks included in a random access memory, a second parameter indicating one of a plurality of matrices included in the bank corresponding to the first parameter, and a third parameter indicating one of a plurality of hex units included in the matrix corresponding to the second parameter respectively.

Classes IPC  ?

  • G06F 11/07 - Réaction à l'apparition d'un défaut, p. ex. tolérance de certains défauts

54.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18411022
Statut En instance
Date de dépôt 2024-01-12
Date de la première publication 2025-02-27
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Sung, Min Chul
  • Kim, Sei Yon

Abrégé

A semiconductor device includes a bit line; a plurality of first semiconductor pillars disposed over the bit line; a plurality of first cell contact plugs disposed between the first semiconductor pillars; a plurality of second semiconductor pillars coupled to the first cell contact plugs; a plurality of second cell contact plugs disposed between the second semiconductor pillars and coupled to the first semiconductor pillars; and a plurality of capacitors respectively coupled to the second semiconductor pillars and the second cell contact plugs.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

55.

SEMICONDUCTOR DEVICE FOR PERFORMING LIGHT-BASED COMPUTATION AND OPERATION METHOD OF SEMICONDUCTOR DEVICE

      
Numéro d'application 18532856
Statut En instance
Date de dépôt 2023-12-07
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Hyun Soo
  • Song, Jeong Hwan
  • Cha, Jun Hwe
  • Song, Youn Jae

Abrégé

A semiconductor device may include a color filter array, an optical synapse array including a plurality of light passage paths transferring light incident through the color filter array with independently controlled transmissivities, and an optical-to-digital conversion circuit converting the transferred light through the plurality of light passage paths into digital data.

Classes IPC  ?

  • H04N 25/13 - Agencement de matrices de filtres colorés [CFA]Mosaïques de filtres caractérisées par les caractéristiques spectrales des éléments filtrants
  • H04N 23/84 - Chaînes de traitement de la caméraLeurs composants pour le traitement de signaux de couleur
  • H04N 25/78 - Circuits de lecture pour capteurs adressés, p. ex. amplificateurs de sortie ou convertisseurs A/N

56.

ELECTRONIC DEVICE AND ELECTRONIC SYSTEM FOR PERFORMING PHASE ADJUSTMENT OPERATION

      
Numéro d'application 18541678
Statut En instance
Date de dépôt 2023-12-15
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Shim, Jae Min

Abrégé

An electronic device includes a phase detection circuit configured to detect a difference between the phases of a reference clock and a feedback clock and a phase-locked signal generation circuit configured to generate a phase-locked signal based on the results of the detection of the difference between the phases of the reference clock and the feedback clock. The phase-locked signal generation circuit is configured to generate the phase-locked signal when the difference between the phases of the reference clock and the feedback clock is equal to or smaller than a first phase difference after the start of an initial operation and configured to stop the generation of the phase-locked signal when the difference between the phases of the reference clock and the feedback clock is equal to or greater than a second phase difference, which is greater than the first phase difference, after outputting the phase-locked signal.

Classes IPC  ?

  • G11C 8/18 - Circuits de synchronisation ou d'horlogeGénération ou gestion de signaux de commande d'adresse, p. ex. pour des signaux d'échantillonnage d'adresse de ligne [RAS] ou d'échantillonnage d'adresse de colonne [CAS]
  • H03L 7/085 - Détails de la boucle verrouillée en phase concernant principalement l'agencement de détection de phase ou de fréquence, y compris le filtrage ou l'amplification de son signal de sortie

57.

SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD OF THE SEMICONDUCTOR DEVICE

      
Numéro d'application 18584933
Statut En instance
Date de dépôt 2024-02-22
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Yim, So Young
  • Kim, Jeong Soo
  • Jang, Geun Hyeok

Abrégé

A semiconductor device may include: a first conductive line extending in a first direction; a second conductive line extending in a second direction intersecting the first direction; a memory cell located between the first conductive line and the second conductive line in a third direction that is intersecting to the first and second directions; and a liner pattern located over a sidewall of the memory cell and including a first portion and a second portion, the first portion including halide impurities at a first concentration, the second portion including halide impurities at a second concentration that is lower than the first concentration.

Classes IPC  ?

  • H01L 23/532 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées caractérisées par les matériaux
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H10B 63/10 - Dispositifs RAM à changement de phase [PCRAM, PRAM]

58.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18585516
Statut En instance
Date de dépôt 2024-02-23
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Park, Bo Min
  • Shin, Wan Sup
  • Yeo, Seung Mi

Abrégé

A method for fabricating a semiconductor device includes forming a stack body by sequentially forming a first layer, a second layer, a third layer, a fourth layer, and a fifth layer over a lower structure; forming an opening in the stack body; forming a capping layer that exposes an edge of the third layer by horizontally recessing the second layer and the fourth layer from the opening; forming a liner structure on the capping layer and an edge of the third layer; forming a sacrificial liner material over the liner structure; recessing the sacrificial liner material and the liner structure to expose an edge of the third layer; forming a third layer pattern by recessing an exposed edge of the third layer; and forming a data storage element that is coupled to the third layer pattern.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

59.

SEMICONDUCTOR APPARATUS HAVING TEST FUNCTION AND SEMICONDUCTOR SYSTEM INCLUDING THE SAME

      
Numéro d'application 18619671
Statut En instance
Date de dépôt 2024-03-28
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Hyun Seung
  • Jeong, Hyeong Soo

Abrégé

A semiconductor apparatus includes a data alignment circuit and a data pattern control circuit. The data alignment circuit aligns data input through each of a plurality of data input/output pads to generate a plurality of alignment data. The data pattern control circuit generates a plurality of preliminary write data by copying some bits of a first alignment data among the plurality of alignment data to a plurality of input paths coupled to data input/output pads other than a first data input/output pad among the plurality of data input/output pads, and changes a pattern of the plurality of preliminary write data according to remaining bits of the first alignment data to generate a plurality of write data.

Classes IPC  ?

  • G11C 29/44 - Indication ou identification d'erreurs, p. ex. pour la réparation

60.

IMAGE SENSING DEVICE AND IMAGING DEVICE INCLUDING THE SAME

      
Numéro d'application 18801828
Statut En instance
Date de dépôt 2024-08-13
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Lee, Seung Hwan
  • Ra, Jong Hyun
  • Jung, Tae Kyoung

Abrégé

An image sensing device comprising, a latch array including, a first latch group, a second latch group, a first latch controller generates a first latch control signal to control the first latch group, and a second latch controller generates a second latch control signal to control the second latch group, wherein a second edge of the second latch control signal occurs after a first edge of the first latch control signal.

Classes IPC  ?

  • H04N 25/77 - Circuits de pixels, p. ex. mémoires, convertisseurs A/N, amplificateurs de pixels, circuits communs ou composants communs

61.

STORAGE DEVICE FOR DETERMINING SUCCESSFUL TRANSMISSION OF COMMANDS AND METHODS OF OPERATION

      
Numéro d'application 18526562
Statut En instance
Date de dépôt 2023-12-01
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Ock, Eun Jae
  • Kim, Jung Ae

Abrégé

A storage device may transmit a command set to a memory, set a plurality of flag bits based on transmission status of a plurality of commands included in the command set, respectively, and determine whether an error occurred in the process of transmitting the command set to the memory based on the plurality of flag bits. Each of the plurality of flag bits has a first value or a second value, and the command set includes a reset command, a command set start command, and a command set end command.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

62.

SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD OF THE SEMICONDUCTOR DEVICE

      
Numéro d'application 18537555
Statut En instance
Date de dépôt 2023-12-12
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Oh, Sang Chul
  • Kim, Myoungsub

Abrégé

A semiconductor device may include: a first conductive line; a second conductive line located over the first conductive line, wherein the first conductive line and the second conductive line extend in different directions, intersecting each other; a variable resistance pattern located between the first conductive line and the second conductive line; a first electrode pattern located between the first conductive line and the variable resistance pattern; a first resistivity barrier pattern located between the first conductive line and the first electrode pattern; and a first diffusion barrier pattern located between the first resistivity barrier pattern and the first electrode pattern.

Classes IPC  ?

  • H10B 63/00 - Dispositifs de mémoire par changement de résistance, p. ex. dispositifs RAM résistifs [ReRAM]
  • H10B 61/00 - Dispositifs de mémoire magnétique, p. ex. dispositifs RAM magnéto-résistifs [MRAM]

63.

SEMICONDUCTOR PACKAGE HAVING CHIP STACK STRUCTURE

      
Numéro d'application 18770004
Statut En instance
Date de dépôt 2024-07-11
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Seong Ju

Abrégé

An embodiment of the disclosed technology provides a semiconductor package including: a substrate; a first chip and a second chip stacked on the substrate, each of the first chip and the second chip including a slice command/address reception pad, a slice command/address transmission pad, a slice data pad, an input buffer connected to the slice command/address reception pad, an output buffer connected to the slice command/address transmission pad and an input/output buffer connected to the slice data pad; a first connection member connecting the slice command/address transmission pad of the first chip to the slice command/address reception pad of the second chip; and a second connection member connecting the slice data pad of the first chip to the slice data pad of the second chip.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

64.

IMAGE SENSING DEVICE

      
Numéro d'application 18798659
Statut En instance
Date de dépôt 2024-08-08
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lim, Hyun Soo

Abrégé

An image sensing device includes a plurality of unit pixels. A first unit pixel of the plurality of unit pixels includes first to fourth sub-pixels arranged in a 2×2 matrix, an isolation structure including first and second portions, the first portion formed to surround the first unit pixel, the second portion disposed between adjacent sub-pixels among the first sub-pixel to the fourth sub-pixel, a first junction region formed to surround a first transistor region and disposed across the first sub-pixel and the second sub-pixel along a first side of the first unit pixel, and a second junction region formed to surround a second transistor region and disposed across the third sub-pixel and the fourth sub-pixel along a second side parallel to the first side. The length of the first side is equal to the length of a third side of the first unit pixel perpendicular to the first side.

Classes IPC  ?

65.

SEMICONDUCTOR MEMORY DEVICE AND METHOD OF OPERATING THE SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18934493
Statut En instance
Date de dépôt 2024-11-01
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Suk Hwan
  • Kwak, Dong Hun

Abrégé

A semiconductor memory device includes a plurality of memory blocks and a contact region. Each of the plurality of memory blocks includes a plurality of memory cells. The contact region is formed between the plurality of memory blocks. The semiconductor memory device uses a first memory block that is not adjacent to the contact region and a second memory block adjacent to the contact region among the plurality of memory blocks differently.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement
  • G11C 16/00 - Mémoires mortes programmables effaçables

66.

SEMICONDUCTOR DEVICE

      
Numéro d'application 18937948
Statut En instance
Date de dépôt 2024-11-05
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Woo, Take Kyun

Abrégé

A semiconductor device may include: a first substrate structure including: a first substrate; a first word line, a first bit line, a second bit line, a second word line, a third word line, a third bit line, a fourth bit line, and a fourth word line that are sequentially arranged over the first substrate in a vertical direction; and first, second, third, and fourth memory cells, the first memory cell being disposed between the first word line and the first bit line, the second memory cell being disposed between the second word line and the second bit line, the third memory cell being disposed between the third word line and the third bit line, and the fourth memory cell being disposed between the fourth word line and the fourth bit line; and a second substrate structure disposed over the first substrate structure and including a second substrate.

Classes IPC  ?

  • G11C 8/08 - Circuits de commande de lignes de mots, p. ex. circuits d'attaque, de puissance, de tirage vers le haut, d'abaissement, circuits de précharge, pour lignes de mots
  • G11C 5/06 - Dispositions pour interconnecter électriquement des éléments d'emmagasinage
  • G11C 11/408 - Circuits d'adressage
  • G11C 11/4097 - Organisation de lignes de bits, p. ex. configuration de lignes de bits, lignes de bits repliées
  • H10B 99/00 - Matière non prévue dans les autres groupes de la présente sous-classe

67.

SEMICONDUCTOR PACKAGE

      
Numéro d'application 18409195
Statut En instance
Date de dépôt 2024-01-10
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Seong Ju

Abrégé

A semiconductor package includes a substrate; a first chip and a second chip stacked on the substrate, each including a first pad, a cell region, a first level serializer-deserializer connected to the first pad, a second level serializer-deserializer connected between the first level serializer-deserializer and the cell region and a second pad that is connected to a node between the first level serializer-deserializer and the second level serializer-deserializer; and a first connection member connecting the second pad of the first chip to the second pad of the second chip.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

68.

STORAGE DEVICE, METHOD OF OPERATING THE SAME, AND COMPUTING SYSTEM INCLUDING THE STORAGE DEVICE

      
Numéro d'application 18420536
Statut En instance
Date de dépôt 2024-01-23
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jin, Byoung Min
  • Kang, Min Gu
  • Kwon, Ku Ik
  • Hong, Gyu Yeul

Abrégé

Storage devices, methods of operating storage devices, and computing systems including storage devices are disclosed. In an embodiment, a storage device may include a plurality of memory devices and a memory controller for controlling the plurality of memory devices to process a request of a host in accessing plurality of memory devices, wherein the memory controller is configured to allocate the plurality of memory devices to a plurality of functions, allocate a plurality of request slots allowed to process the request per unit time for each of the plurality of functions, determine idle request slots other than active request slots being used to process the request among the plurality of request slots allocated to each of the plurality of functions, and control an internal operation of the plurality of memory devices based on at least one target function including the idle request slots among the plurality of functions.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

69.

THIN WAFER, METHOD OF MANUFACTURING THE THIN WAFER, STACK TYPE SEMICONDUCTOR DEVICE INCLUDING THE THIN WAFER AND METHOD OF MANUFACTURING THE STACK TYPE SEMICONDUCTOR DEVICE

      
Numéro d'application 18434610
Statut En instance
Date de dépôt 2024-02-06
Date de la première publication 2025-02-20
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Hee Sun

Abrégé

In an embodiment, a wafer may include a substrate including a first surface and a second surface opposite to each other, a polishing stop layer formed in a selected portion of the substrate, the polishing stop layer including one or more insulation trenches each filled with an insulation material and having a depth corresponding to a thickness of the substrate, and a device layer supported by the substrate and structured to include a plurality of conductive patterns configured to electrically connect different circuit elements in the substrate.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/762 - Régions diélectriques
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

70.

BUFFER CIRCUIT, AND SEMICONDUCTOR APPARATUS CAPABLE OF ADJUSTING A CLOCK RECEIVER AND/OR CHANGING A CLOCK PATH ACCORDING TO FREQUENCY INFORMATION

      
Numéro d'application 18545857
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kang, Ji Hyo

Abrégé

A semiconductor apparatus includes a frequency control circuit and an internal clock generation circuit. The frequency control circuit generates a frequency information signal based on a command address signal, and generates a frequency control signal by comparing the frequency information signal with a frequency setting signal. The internal clock generation circuit generates an internal clock signal from a system clock signal based on the frequency control signal.

Classes IPC  ?

  • G06F 1/08 - Générateurs d'horloge ayant une fréquence de base modifiable ou programmable
  • G06F 1/10 - Répartition des signaux d'horloge
  • G06F 1/12 - Synchronisation des différents signaux d'horloge
  • H03L 7/089 - Détails de la boucle verrouillée en phase concernant principalement l'agencement de détection de phase ou de fréquence, y compris le filtrage ou l'amplification de son signal de sortie le détecteur de phase ou de fréquence engendrant des impulsions d'augmentation ou de diminution
  • H03L 7/191 - Synthèse de fréquence indirecte, c.-à-d. production d'une fréquence désirée parmi un certain nombre de fréquences prédéterminées en utilisant une boucle verrouillée en fréquence ou en phase en utilisant un diviseur de fréquence ou un compteur dans la boucle une différence de temps étant utilisée pour verrouiller la boucle, le compteur entre des nombres fixes ou le diviseur de fréquence divisant par un nombre fixe utilisant au moins deux signaux différents à partir du diviseur de fréquence ou du compteur pour déterminer la différence de temps

71.

CONTROLLER AND STORAGE DEVICE

      
Numéro d'application 18392917
Statut En instance
Date de dépôt 2023-12-21
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Chi Ho
  • Kim, Do Hyung
  • Zhang, Jea Young
  • Jung, Hoe Seung

Abrégé

In an embodiment of the disclosed technology, a storage device starts in advance loading map data before outputting a signal corresponding to a read buffer command of a host device, encodes map data using a plurality of map load areas and a plurality of encoding areas, and provides encoded map data to the host device.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

72.

SEMICONDUCTOR DEVICE INCLUDING STORAGE NODES AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18393082
Statut En instance
Date de dépôt 2023-12-21
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Chang, Heon Yong

Abrégé

A method of manufacturing a semiconductor device including the array of conductive patterns is presented. The semiconductor device may include first conductive patterns disposed over an insulating layer over a semiconductor substrate, a second conductive pattern disposed to extend lengthwise to the side of the first conductive patterns, and third conductive patterns connected to the first conductive patterns and the second conductive pattern. The third conductive patterns may be storage nodes of a capacitor.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

73.

MEMORY DEVICE AND OPERATING METHOD THEREOF

      
Numéro d'application 18399456
Statut En instance
Date de dépôt 2023-12-28
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Ha, Tae Jung

Abrégé

Memory devices and operating methods are disclosed. In an embodiment, a memory device may include a memory cell array including a plurality of memory cells, each of the plurality of memory cells configured to store a data value corresponding to read data to be read out through a plurality of conductive lines, and a read circuit connected to the plurality of conductive to generate the read data corresponding to the data value stored in a selected memory cell among the plurality of memory cells based on or according to whether there is a change in a cell current flowing through the selected memory cell during a single read period.

Classes IPC  ?

  • G11C 11/16 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments magnétiques utilisant des éléments dans lesquels l'effet d'emmagasinage est basé sur l'effet de spin

74.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18405364
Statut En instance
Date de dépôt 2024-01-05
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Yoon, Hye Won
  • Kim, Seung Hwan

Abrégé

A semiconductor device includes a lower structure; a plurality of horizontal conductive layers oriented in a direction parallel to a surface of the lower structure; a plurality of reservoir capacitors commonly coupled to first-side ends of the horizontal conductive layers, wherein each of the plurality of the reservoir capacitors is vertically stacked over the lower structure, and includes a cylindrical storage node; and a vertical conductive line commonly coupled to second-side ends opposite to first-side ends of the horizontal conductive layers, extending in a direction perpendicular or substantially perpendicular to the surface of the lower structure, and including a plurality of electrode portions, each electrode portion being symmetrical with the cylindrical storage node of a corresponding reservoir capacitor.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

75.

MEMORY DEVICE AND OPERATING METHOD OF MEMORY DEVICE

      
Numéro d'application 18425195
Statut En instance
Date de dépôt 2024-01-29
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kwon, Chan Keun
  • Hong, Jaehyeong

Abrégé

A memory device may include memory banks comprised of memory blocks; data compressing circuits connected to memory blocks and first merge circuits. A second merge circuit receives output from the first merge circuits. A delay detecting circuit generates delay control signals by comparing the output control signals. A compensating circuit calibrates the output control signals, based on the delay control signal. An output buffer circuit latches the second merged data and outputs the second merged data, based on at least a portion of the output control signals.

Classes IPC  ?

  • G11C 16/26 - Circuits de détection ou de lectureCircuits de sortie de données
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/32 - Circuits de synchronisation

76.

MEMORY DEVICE INCLUDING CHARGE PUMP FOR GENERATING VOLTAGE AND OPERATING METHOD THEREOF

      
Numéro d'application 18430892
Statut En instance
Date de dépôt 2024-02-02
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Won Jae
  • Lee, Chang Hee
  • Cho, Hyun Chul

Abrégé

According to an embodiment of the present disclosure, a memory device includes a memory cell array including a plurality of planes; a charge pump configured to generate an operating voltage used for an operation on each of the plurality of planes according to a first clock signal having a first cycle; page buffers each configured to store pass data representing whether an operation of each of the plurality of planes has been completed; and an operation control circuit configured to, based on a number of the pass data received from the page buffers, control the charge pump to generate the operating voltage according to a second clock signal having a second cycle that is longer than the first cycle.

Classes IPC  ?

  • G11C 16/30 - Circuits d'alimentation
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/24 - Circuits de commande de lignes de bits

77.

MEMORY DEVICE AND METHOD OF MANUFACTURING THE MEMORY DEVICE

      
Numéro d'application 18519680
Statut En instance
Date de dépôt 2023-11-27
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Won Geun
  • Kim, Jeong Hwan
  • Jang, Jung Shik

Abrégé

The present technology includes a memory device and a method of manufacturing the memory device. The memory device includes a memory block in which first and second connection regions and a cell region between the first and second connection regions are designated, a word line included in the memory block, a first drain selection line included in the memory block and positioned on the word line, a first drain contact contacting the first drain selection line of the first connection region, a second drain contact contacting the first drain selection line of the second connection region, and a first drain voltage supply line commonly contacting the first and second drain contacts.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots

78.

WAFER ANALYZING DEVICE AND WAFER ANALYZING SYSTEM

      
Numéro d'application 18521199
Statut En instance
Date de dépôt 2023-11-28
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kim, Tae Beom

Abrégé

A semiconductor wafer analyzing device and semiconductor wafer analyzing system are disclosed that provide estimated analysis values of unit areas that are not measured in a target wafer. The device and system calculate estimated analysis values based on measured analysis values of unit areas in a basic wafer and measured analysis values of some unit areas in the target wafer.

Classes IPC  ?

  • G01R 31/28 - Test de circuits électroniques, p. ex. à l'aide d'un traceur de signaux

79.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR DEVICE

      
Numéro d'application 18529320
Statut En instance
Date de dépôt 2023-12-05
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kang, In Ku

Abrégé

A semiconductor device may include a first support including a first inclined surface, a first gate structure including first insulating layers and first conductive layers alternately stacked along the first inclined surface, a second support positioned over or on the first support and including a second inclined surface, a second gate structure including second insulating layers and second conductive layers alternately stacked along the second inclined surface, a first contact plug extending through the second gate structure and connected to at least one first conductive layer among the first conductive layers, and a second contact plug disposed over or on the second gate structure and connected to at least one second conductive layer among the second conductive layers.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U

80.

IMAGE SIGNAL PROCESSOR AND IMAGE SIGNAL PROCESSING METHOD

      
Numéro d'application 18539084
Statut En instance
Date de dépôt 2023-12-13
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jang, Cheol Jon
  • Kim, Dong Ik
  • Choi, Jun Hyeok

Abrégé

An image signal processor capable of processing image signals and an image signal processing method for the same are disclosed. The image signal processor includes a first determiner configured to determine whether a target kernel including a target pixel corresponds to a corner pattern, a second determiner configured to determine a corner pattern group corresponding to the target kernel when the target kernel corresponds to the corner pattern, a third determiner configured to determine a target corner pattern corresponding to the target kernel from among a plurality of corner patterns of a corner pattern group corresponding to the target kernel, and a pixel interpolator configured to interpolate the target pixel using pixel data of a pixel corresponding to the target corner pattern.

Classes IPC  ?

  • H04N 25/68 - Traitement du bruit, p. ex. détection, correction, réduction ou élimination du bruit appliqué aux défauts
  • G06T 3/4015 - Démosaïquage d’images, p. ex. matrices de filtres colorés [CFA] ou matrices de Bayer
  • G06T 7/13 - Détection de bords

81.

STORAGE DEVICE SETTING ZONE WHERE COLD DATA IS TO BE STORED AND METHOD OF OPERATING THE STORAGE DEVICE

      
Numéro d'application 18545131
Statut En instance
Date de dépôt 2023-12-19
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Choi, Kyu Ho

Abrégé

A storage device may receive provisioning information, which is setting information for a provisioning operation that sets a plurality of zones on a memory, from a host, and set a first zone in which cold data requested to be written by the host is stored, among the plurality of zones based on write booster type included in the provisioning information. The storage device may set the first zone in a first memory area if the write booster type is a first type, and set the first zone in a second memory area if the write booster type is a second type.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

82.

SEMICONDUCTOR DEVICE AND METHOD FOR FABRICATING THE SAME

      
Numéro d'application 18581402
Statut En instance
Date de dépôt 2024-02-20
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kim, Seung Hwan
  • Lee, Seung Cheol
  • Jin, Hyun Woo

Abrégé

A method for fabricating a semiconductor device includes: forming preliminary horizontal layers vertically stacked over a lower structure in a first direction and extending horizontally in a second direction crossing the first direction; forming trimming target layers that surround each of the preliminary horizontal layers; forming horizontal layers by trimming the preliminary horizontal layers in a third direction crossing the second direction; forming trimmed target layers by trimming the trimming target layers in the third direction; and replacing the trimmed target layers with conductive layers.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

83.

STORAGE DEVICE FOR STORING WRITE DATA OR READING READ DATA AND ELECTRONIC DEVICE INCLUDING THE SAME

      
Numéro d'application 18926162
Statut En instance
Date de dépôt 2024-10-24
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Park, Ie Ryung
  • Lee, Dong Sop

Abrégé

A storage device includes: a memory device; and a memory controller configured to receive, from an external device having an external memory, a write command for storing data in the memory device and address information of an area in the external memory that corresponds to the write command, and acquire write data from the external device based on the address information. The memory controller may be further configured to store the write data in the memory device in response to the write command. The memory controller may be further configured to acquire a portion of the write data from the external memory upon a failure of storage of the portion of the write data in the memory device, and provide a response to the write command to the external device after completing storing of the write data in the memory device.

Classes IPC  ?

  • G06F 3/06 - Entrée numérique à partir de, ou sortie numérique vers des supports d'enregistrement

84.

IMAGE SENSING DEVICE USING A SINGLE ANALOG TO DIGITAL CONVERSION OPERATION ON PIXAL SIGNALS AND OPERATING METHOD THEREOF

      
Numéro d'application 18928177
Statut En instance
Date de dépôt 2024-10-28
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Song, Jeong Eun
  • Kwon, Oh Jun
  • Park, Yu Jin
  • Seo, Sung Uk
  • Shin, Min Seok
  • Lee, Sun Young

Abrégé

An image sensing device includes a first sampling circuit suitable for sampling a reference ramp signal as a ramp signal; a switching circuit suitable for sequentially outputting first and second pixel signals to a common node based on first and second control signals; a second sampling circuit suitable for sampling the first and second pixel signals, which are sequentially outputted through the common node, as a measurement signal; a comparison circuit suitable for comparing the ramp signal with the measurement signal and generating a comparison signal corresponding to a comparison result; and a count circuit suitable for generating a count signal, which corresponds to a voltage level of the measurement signal, based on the comparison signal and a clock signal.

Classes IPC  ?

  • H04N 13/204 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques
  • G01B 11/22 - Dispositions pour la mesure caractérisées par l'utilisation de techniques optiques pour mesurer la profondeur
  • G01R 19/10 - Mesure d'une somme, d'une différence, ou d'un rapport
  • G01S 17/894 - Imagerie 3D avec mesure simultanée du temps de vol sur une matrice 2D de pixels récepteurs, p. ex. caméras à temps de vol ou lidar flash
  • H04N 13/207 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques utilisant un seul capteur d’images 2D
  • H04N 13/218 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques utilisant un seul capteur d’images 2D utilisant le multiplexage spatial
  • H04N 25/40 - Extraction de données de pixels provenant d'un capteur d'images en agissant sur les circuits de balayage, p. ex. en modifiant le nombre de pixels ayant été échantillonnés ou à échantillonner
  • H04N 25/581 - Commande de la gamme dynamique impliquant plusieurs expositions acquises simultanément
  • H04N 25/616 - Traitement du bruit, p. ex. détection, correction, réduction ou élimination du bruit impliquant une fonction d'échantillonnage corrélé, p. ex. l'échantillonnage double corrélé [CDS] ou l'échantillonnage triple
  • H04N 25/705 - Pixels pour la mesure de la profondeur, p. ex. RGBZ
  • H04N 25/71 - Capteurs à dispositif à couplage de charge [CCD]Registres de transfert de charge spécialement adaptés aux capteurs CCD
  • H04N 25/75 - Circuits pour fournir, modifier ou traiter des signaux d'image provenant de la matrice de pixels

85.

IMAGE SENSING DEVICE USING A SINGLE ANALOG TO DIGITAL CONVERSION OPERATION ON PIXAL SIGNALS AND OPERATING METHOD THEREOF

      
Numéro d'application 18928194
Statut En instance
Date de dépôt 2024-10-28
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Song, Jeong Eun
  • Kwon, Oh Jun
  • Park, Yu Jin
  • Seo, Sung Uk
  • Shin, Min Seok
  • Lee, Sun Young

Abrégé

An image sensing device includes a first sampling circuit suitable for sampling a reference ramp signal as a ramp signal; a switching circuit suitable for sequentially outputting first and second pixel signals to a common node based on first and second control signals; a second sampling circuit suitable for sampling the first and second pixel signals, which are sequentially outputted through the common node, as a measurement signal; a comparison circuit suitable for comparing the ramp signal with the measurement signal and generating a comparison signal corresponding to a comparison result; and a count circuit suitable for generating a count signal, which corresponds to a voltage level of the measurement signal, based on the comparison signal and a clock signal.

Classes IPC  ?

  • H04N 13/204 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques
  • G01B 11/22 - Dispositions pour la mesure caractérisées par l'utilisation de techniques optiques pour mesurer la profondeur
  • G01R 19/10 - Mesure d'une somme, d'une différence, ou d'un rapport
  • G01S 17/894 - Imagerie 3D avec mesure simultanée du temps de vol sur une matrice 2D de pixels récepteurs, p. ex. caméras à temps de vol ou lidar flash
  • H04N 13/207 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques utilisant un seul capteur d’images 2D
  • H04N 13/218 - Générateurs de signaux d’images utilisant des caméras à images stéréoscopiques utilisant un seul capteur d’images 2D utilisant le multiplexage spatial
  • H04N 25/40 - Extraction de données de pixels provenant d'un capteur d'images en agissant sur les circuits de balayage, p. ex. en modifiant le nombre de pixels ayant été échantillonnés ou à échantillonner
  • H04N 25/581 - Commande de la gamme dynamique impliquant plusieurs expositions acquises simultanément
  • H04N 25/616 - Traitement du bruit, p. ex. détection, correction, réduction ou élimination du bruit impliquant une fonction d'échantillonnage corrélé, p. ex. l'échantillonnage double corrélé [CDS] ou l'échantillonnage triple
  • H04N 25/705 - Pixels pour la mesure de la profondeur, p. ex. RGBZ
  • H04N 25/71 - Capteurs à dispositif à couplage de charge [CCD]Registres de transfert de charge spécialement adaptés aux capteurs CCD
  • H04N 25/75 - Circuits pour fournir, modifier ou traiter des signaux d'image provenant de la matrice de pixels

86.

CLOCK DISTRIBUTION NETWORK, AND SEMICONDUCTOR APPARATUS AND SEMICONDUCTOR SYSTEM USING THE CLOCK DISTRIBUTION NETWORK

      
Numéro d'application 18406858
Statut En instance
Date de dépôt 2024-01-08
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kang, Ji Hyo

Abrégé

A clock distribution network includes an input control circuit and a clock tree. The input control circuit is configured to generate a control input clock signal based on an input clock signal and a low power mode signal. The clock tree is configured to generate an output clock signal by buffering the control input clock signal. When the low power mode signal is enabled, the input control circuit is configured to change a DC level of the control input clock signal.

Classes IPC  ?

  • G06F 1/10 - Répartition des signaux d'horloge
  • H03K 3/037 - Circuits bistables
  • H03K 19/0185 - Dispositions pour le couplageDispositions pour l'interface utilisant uniquement des transistors à effet de champ

87.

IMAGE SENSOR AND METHOD OF DETECTING DEFECTIVE PIXELS

      
Numéro d'application 18408972
Statut En instance
Date de dépôt 2024-01-10
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Pyeoun, Chang Hee

Abrégé

An image sensor includes a pixel array including pixels and a controller configured to control the pixels to produce a plurality of images. The image sensor also includes a defect detector configured to determine a target image based on an average green pixel value and a gain value related to a light exposure time among the images, and detect an adaptive static defective pixel, which is a defective pixel with a fixed location based on pixel values included in the target image.

Classes IPC  ?

  • H04N 17/00 - Diagnostic, test ou mesure, ou leurs détails, pour les systèmes de télévision
  • G06T 7/00 - Analyse d'image
  • G06T 7/90 - Détermination de caractéristiques de couleur
  • H04N 23/81 - Chaînes de traitement de la caméraLeurs composants pour supprimer ou minimiser les perturbations lors de la génération de signaux d'image

88.

MEMORY DEVICE AND OPERATING METHOD OF THE MEMORY DEVICE

      
Numéro d'application 18427006
Statut En instance
Date de dépôt 2024-01-30
Date de la première publication 2025-02-13
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Kwon, Chan Keun
  • Seol, Hyeon Cheon
  • Ok, Sung Hwa

Abrégé

A memory device includes: a plurality of memory planes each including a plurality of memory banks, the plurality of memory planes being grouped into memory planes; a plurality of compressing circuits respectively connected to the plurality of memory banks, the plurality of compressing circuits outputting compressed data by respectively compressing data read from the plurality of memory; a plurality of first merge circuits receiving the compressed data and output control signals corresponding to at least a portion of the memory banks, the plurality of first merge circuits outputting first merged data obtained by merging compressed data corresponding to memory banks grouped as a first merge group; a second merge circuit outputting second merged data obtained by merging first merged data generated from memory banks included in the same plane group; and an output buffer circuit outputting the second merged data, based on at least a portion of the output control signals.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S
  • G11C 7/22 - Circuits de synchronisation ou d'horloge pour la lecture-écriture [R-W]Générateurs ou gestion de signaux de commande pour la lecture-écriture [R-W]

89.

SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD OF SEMICONDUCTOR DEVICE

      
Numéro d'application 18499209
Statut En instance
Date de dépôt 2023-11-01
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Nam Jae

Abrégé

A semiconductor device may include a gate structure including gate lines extending in a first direction; a first source pattern located on the gate structure; second source patterns located on the first source pattern and extending in a second direction intersecting the first direction; and channel structures extending through the gate structure and protruding into the first source pattern.

Classes IPC  ?

  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou
  • H10B 41/10 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la configuration vue du dessus
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U

90.

SEMICONDUCTOR DEVICE AND MANUFACTURING METHOD OF THE SEMICONDUCTOR DEVICE

      
Numéro d'application 18507910
Statut En instance
Date de dépôt 2023-11-13
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Choi, Won Jae
  • Oh, Sung Lae

Abrégé

A semiconductor device may include: a capacitor including a first source electrode, a second source electrode connected in common to a plurality of second access lines, each of the second access lines spaced apart from one another and located on different layers, and a first channel structure located on the first source electrode and penetrating through the plurality of second access lines; and at least one cell string located between a source line and a first access line, the at least one cell string including a second channel structure penetrating through the plurality of second access lines, the plurality of second access lines electrically separated from each other.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

91.

MEMORY CONFIGURED TO PERFORM A CHANNEL PRECHARGE OPERATION AND METHOD OF OPERATING THE MEMORY

      
Numéro d'application 18515975
Statut En instance
Date de dépôt 2023-11-21
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Hee Youl

Abrégé

A memory includes a cell string including a first select transistor, cell transistors, and a second select transistor and a row circuit configured to drive a first select line for controlling the first select transistor, a second select line for controlling the second select transistor and word lines for controlling the cell transistors. The row circuit differently performs a discharge operation of the first select line according to a position in the cell string of a program target cell transistor.

Classes IPC  ?

  • G11C 16/34 - Détermination de l'état de programmation, p. ex. de la tension de seuil, de la surprogrammation ou de la sousprogrammation, de la rétention
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/08 - Circuits d'adressageDécodeursCircuits de commande de lignes de mots

92.

CLOCK DOUBLER AND A SEMICONDUCTOR APPARATUS USING THE SAME

      
Numéro d'application 18519412
Statut En instance
Date de dépôt 2023-11-27
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Kang, Ji Hyo

Abrégé

A clock doubler includes a first differential gate and a second differential gate. The first differential gate generates an output clock signal from a first clock signal, a first complementary clock signal, a second clock signal, and a second complementary clock signal and adjusts a duty cycle of the output clock signal based on a first bias control signal. The second differential gate generates a complementary output clock signal from the first clock signal, the first complementary clock signal, the second clock signal, and the second complementary clock signal and adjusts a duty cycle of the complementary output clock signal based on a second bias control signal.

Classes IPC  ?

  • H03K 5/156 - Dispositions dans lesquelles un train d'impulsions est transformé en un train ayant une caractéristique désirée
  • H03K 5/00 - Transformation d'impulsions non couvertes par l'un des autres groupes principaux de la présente sous-classe
  • H03K 19/17784 - Détails structurels pour l'adaptation des paramètres physiques pour la tension d'alimentation

93.

SEMICONDUCTOR DEVICE INCLUDING TAPERED DIELECTRIC LAYER AND METHOD OF FORMING THE SAME

      
Numéro d'application 18531710
Statut En instance
Date de dépôt 2023-12-07
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Mun, Beom Ho
  • Lee, Ju Min
  • Kim, Bo Sung
  • Lee, Jin Yul

Abrégé

A semiconductor device may include a plurality of active regions delimited on a substrate. A plurality of bit line structures crossing over the plurality of the active regions may be provided. A plurality of storage node contacts may be disposed between the plurality of the bit line structures. A plug isolation pattern may be disposed between the plurality of the storage node contacts. The plug isolation pattern may include an isolation insulating layer between the plurality of the storage node contacts; and a tapered dielectric layer between the isolation insulating layer and the plurality of the storage node contacts.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

94.

SEMICONDUCTOR DEVICE, THREE-DIMENSIONAL MEMORY DEVICE AND MANUFACTURING METHODS THEREOF

      
Numéro d'application 18781843
Statut En instance
Date de dépôt 2024-07-23
Date de la première publication 2025-02-06
Propriétaire
  • SK hynix Inc. (République de Corée)
  • IUCF-HYU (Industry-University Cooperation Foundation Hanyang University) (République de Corée)
Inventeur(s)
  • Park, Young Wook
  • Shin, Wang-Chul
  • Kim, Sung Jun

Abrégé

Disclosed are semiconductor devices, three-dimensional memory devices, and manufacturing methods thereof. A disclosed semiconductor device is a semiconductor device including a transistor, and the transistor may comprise a polycrystalline layer in which crystal grains are vertically oriented, a channel layer in contact with a side surface of the polycrystalline layer and having a structure in which crystal grains are vertically oriented, a source and a drain provided on a first portion and a second portion of the channel layer, respectively, and a gate for controlling an electrical characteristic of the channel layer. The polycrystalline layer may have a discontinuous structure between the source and the drain, the channel layer may have a continuous structure between the source and the drain, and grain boundaries of the channel layer may be arranged in a direction non-parallel to a channel length direction between the source and the drain.

Classes IPC  ?

  • H10B 12/00 - Mémoires dynamiques à accès aléatoire [DRAM]

95.

SEMICONDUCTOR MEMORY DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18919895
Statut En instance
Date de dépôt 2024-10-18
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Yeom, Hyo Sub

Abrégé

A semiconductor memory device includes a semiconductor substrate including an upper surface extending in a horizontal direction, a source structure including a trench extending in the horizontal direction, the source structure disposed above the semiconductor substrate, a metal structure in the trench of the source structure and connecting the source structure to the semiconductor substrate, and memory cell strings disposed on both sides of the trench and connected to the source structure.

Classes IPC  ?

  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/792 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée à isolant de grille à emmagasinage de charges, p.ex. transistor de mémoire MNOS

96.

SEMICONDUCTOR MEMORY DEVICE AND MANUFACTURING METHOD OF SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18920356
Statut En instance
Date de dépôt 2024-10-18
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Nam Jae

Abrégé

There are provided a semiconductor memory device and a manufacturing method of the semiconductor including: a plurality of source channels penetrating a source select line; a gate stack structure overlapping with the source select line; a connection pattern disposed between the source select line and the gate stack structure, the connection pattern being commonly connected to the plurality of source channels; and a plurality of vertical channels penetrating the gate stack structure, the plurality of vertical channels being commonly connected to the connection pattern.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U

97.

SEMICONDUCTOR MEMORY DEVICE AND METHOD OF MANUFACTURING SEMICONDUCTOR MEMORY DEVICE

      
Numéro d'application 18923117
Statut En instance
Date de dépôt 2024-10-22
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s) Lee, Nam Jae

Abrégé

The present disclosure relates to a semiconductor memory device and a method of manufacturing the semiconductor memory device. The semiconductor memory device includes a word line, a first select line on the word line, a second select line on the first select line, a first upper contact extending to be in contact with a first surface of the first select line, and a second upper contact extending through the second select line to be in contact with a second surface of the first select line, wherein the first surface and the second surface of the first select line are on opposites sides of each other.

Classes IPC  ?

  • G11C 8/14 - Organisation de lignes de motsDisposition de lignes de mots
  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H10B 41/10 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la configuration vue du dessus
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/41 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région de circuit périphérique de régions de mémoire comprenant un transistor de sélection de cellules, p. ex. NON-ET
  • H10B 43/10 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la configuration vue du dessus
  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

98.

SEMICONDUCTOR MEMORY DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18924640
Statut En instance
Date de dépôt 2024-10-23
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Lee, Nam Jae
  • Cho, Myoung Kwan

Abrégé

Provided herein may be a semiconductor memory device and a method of manufacturing the semiconductor memory device. The semiconductor memory device includes a substrate with a complementary metal oxide semiconductor (CMOS) circuit; a gate stacked body with interlayer insulating layers and conductive patterns that are alternately stacked on the substrate in a vertical direction; a plurality of channel structures passing through the gate stacked body, each with a first end that protrudes above the gate stacked body; and a plurality of conductive layers disposed over the gate stacked body. Each of the plurality of conductive layers is in contact with the first end of at least one of the plurality of channel structures.

Classes IPC  ?

  • H10B 43/27 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/27 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par les agencements tridimensionnels, p. ex. avec des cellules à des niveaux différents de hauteur la région de source et la région de drain étant à différents niveaux, p. ex. avec des canaux inclinés les canaux comprenant des parties verticales, p. ex. des canaux en forme de U
  • H10B 41/41 - Dispositifs de mémoire morte reprogrammable électriquement [EEPROM] comprenant des grilles flottantes caractérisés par la région de circuit périphérique de régions de mémoire comprenant un transistor de sélection de cellules, p. ex. NON-ET
  • H10B 43/40 - Dispositifs EEPROM avec des isolants de grille à piégeage de charge caractérisés par la région de circuit périphérique

99.

SEMICONDUCTOR DEVICE FOR PERFORMING DATA ALIGNMENT OPERATION

      
Numéro d'application 18925789
Statut En instance
Date de dépôt 2024-10-24
Date de la première publication 2025-02-06
Propriétaire SK hynix Inc. (République de Corée)
Inventeur(s)
  • Jeong, Young Mok
  • Park, Min Gyu
  • Park, Min Su

Abrégé

A semiconductor device includes an alignment data generation circuit aligning first and second latch data generated from a first group of input data in synchronization with a first internal strobe signal, outputting the aligned first and second latch data as first alignment data, aligning a first and second latch data generated from a second group of the input data in synchronization with a second internal strobe signal, and outputting the aligned first and second latch data as second alignment data. The semiconductor device includes a write data generation circuit generating first and second write data from the first and second alignment data in synchronization with a latch clock after the start of a first operation mode and generating the first and second write data from the first alignment data in synchronization with the latch clock after the start of a second operation mode.

Classes IPC  ?

  • G11C 7/10 - Dispositions d'interface d'entrée/sortie [E/S, I/O] de données, p. ex. circuits de commande E/S de données, mémoires tampon de données E/S

100.

METHOD OF DETECTING AND CORRECTING MULTI-PATH INTERFERENCE COMPONENT IN TOF CAMERA

      
Numéro d'application 18362763
Statut En instance
Date de dépôt 2023-07-31
Date de la première publication 2025-02-06
Propriétaire
  • SK hynix Inc. (République de Corée)
  • Korea Advanced Institute of Science and Technology (République de Corée)
Inventeur(s)
  • Kim, Joo Young
  • Kim, Dong Hyuk
  • Kim, Jae Young
  • Han, Wok Tak
  • Choi, Hae Rang
  • Kwon, Yong Kee
  • Won, Jong Soon

Abrégé

A multilevel processing in memory (PIM) includes a processor in which an optimal operator installed at several layers of memory, an accelerator type circuit for processing an irregular operation, and a scheduler for processing an irregular operation have been installed. The multilevel processing in memory includes a memory module including at least one rank in which a computation operation and a data storage operation are performed in response to a control command from a memory controller. The memory module, the rank, a PIM command scheduler included in the rank, a bank group processing unit, and a bank group constitute a plurality of layers, respectively.

Classes IPC  ?

  • G06F 9/52 - Synchronisation de programmesExclusion mutuelle, p. ex. au moyen de sémaphores
  • G06F 9/48 - Lancement de programmes Commutation de programmes, p. ex. par interruption
  1     2     3     ...     100        Prochaine page